首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> xilinx fpga

Altera在FPGA上導(dǎo)入光傳輸

  •   LSI接口終于要實現(xiàn)“光纖”化了。美國阿爾特拉(Altera)公布了在FPGA中導(dǎo)入光纖接口的計劃。預(yù)定在2011年內(nèi)采用試制芯片進行演示,2012年以后產(chǎn)品化。產(chǎn)品主要面向高清視頻傳輸、云計算、三維游戲以及高性能視頻監(jiān)控等用途。在這些產(chǎn)品中,除了主板上的LSI間布線外,還可廣泛地用于機殼內(nèi)布線等用途。  
  • 關(guān)鍵字: Altera  FPGA  

優(yōu)化FIR數(shù)字濾波器的FPGA實現(xiàn)

  • 摘要:基于提高速度和減少面積的理念,對傳統(tǒng)的FIR數(shù)字濾波器進行改良??紤]到FPGA的實現(xiàn)特點,研究并設(shè)計了采用Radix-2的Booth算法乘法器以及結(jié)合了CSA加法器和樹型結(jié)構(gòu)的快速加法器,并成功應(yīng)用于FIR數(shù)字濾波器的設(shè)
  • 關(guān)鍵字: FPGA  FIR  數(shù)字濾波器    

第二代串行 RapidIO 和低成本、低功耗的 FPGA

  • 過去,F(xiàn)PGA在系統(tǒng)設(shè)計中發(fā)揮了重要作用,但現(xiàn)在還需要新的性能,同時需要降低整個系統(tǒng)的構(gòu)建和運營成本。功能豐富、低成本的FPGA實現(xiàn)了快速的產(chǎn)品上市時間與較短的投資回報周期,并且擁有能夠適應(yīng)不斷發(fā)展的標(biāo)準(zhǔn)的靈活性和性能。系統(tǒng)/設(shè)計工程師現(xiàn)在還擁有了一個令人興奮的、改進的工具集來解決不斷演進的信號處理市場的挑戰(zhàn)。
  • 關(guān)鍵字: RapidIO  FPGA  串行  低功耗    

FPGA在嵌入式系統(tǒng)中的開發(fā)方向

  • FPGA在嵌入式系統(tǒng)中的開發(fā)方向,早期的嵌入式系統(tǒng)一般是以通用處理器或單片機為核心,在外圍電路中加入存儲器、功率驅(qū)動器、通信接口、顯示接口、人機輸入接口等外圍接口,再加上應(yīng)用軟件,有些還加上了嵌入式操作系統(tǒng),從而構(gòu)成完整的系統(tǒng)?! ‰S
  • 關(guān)鍵字: 方向  開發(fā)  系統(tǒng)  嵌入式  FPGA  

在賽靈思FPGA設(shè)計中保留可重復(fù)結(jié)果

  •   滿足設(shè)計的時序要求本身已非易事,而要實現(xiàn)某項設(shè)計的整體時序具有完全可重復(fù)性有時候卻是不可能的任務(wù)。幸運的是,設(shè)計人員可以借助有助于實現(xiàn)可重復(fù)時序結(jié)果的設(shè)計流程概念。影響最大的四個方面分別是 HDL 設(shè)計實踐、綜合優(yōu)化、平面布局和實施方案。   就獲得可重復(fù)結(jié)果而言,資源利用和頻率要求都很高的設(shè)計是最大的挑戰(zhàn)。它們也是可重復(fù)結(jié)果流程需求最高的設(shè)計。得到可重復(fù)結(jié)果的第一步是在 HDL設(shè)計階段運用設(shè)計合理的實踐。遵循出色的分層邊界實踐有助于保持邏輯整體性,而這在設(shè)計變更時有助于保持可重復(fù)結(jié)果。一條不錯的規(guī)
  • 關(guān)鍵字: Xilinx  FPGA  

基于賽靈思Virtex-5 FPGA的LTE仿真器實現(xiàn)

  •   功能強大的可編程邏輯平臺使得Prisma Engineering公司能夠針對所有蜂窩網(wǎng)絡(luò)提供可重配置無線測試設(shè)備。長期演進(LTE)是移動寬帶的最3GPP標(biāo)準(zhǔn),它打破了現(xiàn)有蜂窩網(wǎng)絡(luò)的固有模式。LTE與前代UMTS和GSM標(biāo)準(zhǔn)相比,除采用高頻譜效率的射頻技術(shù)外,其架構(gòu)還得到了大幅簡化。LTE系統(tǒng)的無線接入部分Node-B,是連接無線電和整個互聯(lián)網(wǎng)協(xié)議核心網(wǎng)絡(luò)之間的邊緣設(shè)備。這種架構(gòu)無法監(jiān)測和測試等效于UMTS中間鏈路上的元件。必須通過無線電接口,才能有效地測試LTE網(wǎng)絡(luò)元件。   這正是Prisma
  • 關(guān)鍵字: Xilinx  FPGA  Virtex-5  

以基于賽靈思 FPGA 的硬件加速技術(shù)打造高速系統(tǒng)

  •   設(shè)計人員時常需要通過增加計算能力或額外輸入(或兩者)延長現(xiàn)有的嵌入式系統(tǒng)的壽命。而可編程系統(tǒng)平臺在這里大有用武之地。我們曾經(jīng)希望用安全網(wǎng)絡(luò)連接功能升級一套網(wǎng)絡(luò)可編程系統(tǒng)。安全網(wǎng)絡(luò)連接功能需要加密才能運行安全外殼 (SSH)、傳輸層安全 (TLS)、安全套接層(SSL) 或虛擬專用網(wǎng) (VPN) 等協(xié)議。這種安全需求與把各種系統(tǒng)接入因特網(wǎng)的需求同步增長,例如,為了啟用遠程管理與分布式控制系統(tǒng)。   因該領(lǐng)域仍在發(fā)展并且標(biāo)準(zhǔn)尚未固定,因此成本主要取決于一次性工程費用。所以,F(xiàn)PGA 技術(shù)能實現(xiàn)最高價值。
  • 關(guān)鍵字: Xilinx  FPGA  

賽靈思推出ISE 12.3設(shè)計套件,引入AMBA 4 AXI4 IP 核

  •   ISE12.3增強PlanAhead 設(shè)計與分析控制臺,并進一步優(yōu)化功耗,標(biāo)志著支持 AXI4 接口IP的推出,和即插即用FPGA 設(shè)計的實現(xiàn)   賽靈思公司(Xilinx, Inc.  )宣布推出 ISE® 12.3設(shè)計套件,這標(biāo)志著這個FPGA 行業(yè)領(lǐng)導(dǎo)者針對片上系統(tǒng)設(shè)計的互聯(lián)功能模塊, 開始推出滿足AMBA® 4 AXI4 規(guī)范的IP核,以及用于提高生產(chǎn)力的 PlanAhead™ 設(shè)計和分析控制臺,同時還推出了用于降低了Spartan®-6 FPG
  • 關(guān)鍵字: Xilinx  FPGA  ISE  

手把手課堂:Xilinx FPGA設(shè)計時序約束指南

  •   作為賽靈思用戶論壇的定期訪客,我注意到新用戶往往對時序收斂以及如何使用時序約束來達到時序收斂感到困惑。為幫助 FPGA設(shè)計新手實現(xiàn)時序收斂,讓我們來深入了解時序約束以及如何利用時序約束實現(xiàn)FPGA 設(shè)計的最優(yōu)結(jié)果。   何為時序約束?   為保證設(shè)計的成功,設(shè)計人員必須確保設(shè)計能在特定時限內(nèi)完成指定任務(wù)。要實現(xiàn)這個目的,我們可將時序約束應(yīng)用于連線中——從某 FPGA 元件到 FPGA 內(nèi)部或 FPGA 所在 PCB 上后續(xù)元件輸入的一條或多條路徑。   在 FPGA 設(shè)計
  • 關(guān)鍵字: Xilinx  FPGA  設(shè)計時序  

賽靈思變革生態(tài)系統(tǒng)加速可編程平臺主流應(yīng)用進程

  •   日前, 全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX))宣布,為建立新的 FPGA 應(yīng)用市場, 賽靈思公司將通過其開放式平臺以及對業(yè)界重要標(biāo)準(zhǔn)的支持變革生態(tài)系統(tǒng), 推動賽靈思聯(lián)盟計劃向縱深層次發(fā)展。作為該計劃的一部分, 賽靈思將幫助 FPGA 用戶根據(jù)其具體的設(shè)計與開發(fā)要求更方便快捷地找到理想的合作伙伴, 同時提升客戶與賽靈思聯(lián)盟計劃成員合作時的滿意度和質(zhì)量。   賽靈思合作伙伴生態(tài)系統(tǒng)及聯(lián)盟高級總監(jiān) Dave Tokic 指出: “客戶開始越來
  • 關(guān)鍵字: Xilinx  ASIC  ASSP  

三大系列28nm器件成功融入主流高端ASIC和ASSP市場

  •   自上世紀(jì)80年代中期FPGA作為1,500 ASIC等效門器件首次進入市場以來,F(xiàn)PGA已經(jīng)取得了長足的發(fā)展。二十年后,隨著賽靈思新款7系列的推出,F(xiàn)PGA準(zhǔn)備實踐其曾經(jīng)的承諾,即在某天完全取代ASIC,成為電子行業(yè)的主流邏輯IC。隨著7系列FPGA的推出,通過更低的傳統(tǒng)上由ASIC和ASSP占據(jù)主要地位的中低批量應(yīng)用市場的總擁有成本,同時為大批量應(yīng)用市場提供等同的總擁有成本,賽靈思進而從PLD生產(chǎn)商搖身一變成為了一流的邏輯IC供應(yīng)商。另外,這種總擁有成本上的優(yōu)勢與傳統(tǒng)上FPGA能夠加速產(chǎn)品面市和降低
  • 關(guān)鍵字: Xilinx  28nm  ASIC  ASSP  

[組圖]FPGA器件的在線配置方法

  • [組圖]FPGA器件的在線配置方法,引 言
    ??在當(dāng)今變化的市場環(huán)境中,產(chǎn)品是否便于現(xiàn)場升級,是否便于靈活使用成為產(chǎn)品能否進入市場的關(guān)鍵因素。在這種背景下,Altera公司的基于SRAM LUT結(jié)構(gòu)的FPGA器件得到了廣泛的應(yīng)用。雖然這些器件應(yīng)用廣泛,但由
  • 關(guān)鍵字: 配置  方法  在線  器件  FPGA  組圖  

基于并行相關(guān)的實時時差估計器設(shè)計與實現(xiàn)

  • 摘要:從相關(guān)時差估計的基本原理出發(fā),提出了一種并行時域相關(guān)結(jié)構(gòu),基于這種并行結(jié)構(gòu)設(shè)計實現(xiàn)了一種簡單高效...
  • 關(guān)鍵字: FPGA無源定位  AD9211  并行結(jié)構(gòu)  Xilinx  

一種用于數(shù)字下變頻的高階分布式FIR濾波器及FPGA實現(xiàn)

  • 摘要:設(shè)計了一種用于數(shù)字下變頻的256階分布式FIR濾波器。通過分析分布式FIR濾器結(jié)構(gòu)給實現(xiàn)電路所需資源和...
  • 關(guān)鍵字: FPGA  FIR濾波器  分布式算法  

LXI總線數(shù)字化儀模塊設(shè)計

  • 介紹了一種基于LXI總線數(shù)字化儀模塊的總體設(shè)計方案。該數(shù)字化儀模塊以FPGA和DSP作為采集控制和信號處理核心單元,兼容兩種標(biāo)準(zhǔn)頻率中頻信號的采集與數(shù)據(jù)處理,采用基于IEEE1588精密時鐘協(xié)議提供的時間基準(zhǔn)進行精確定時觸發(fā)。軟件系統(tǒng)在Windows NT平臺上實現(xiàn),開發(fā)了基于Lab Windows/CVI的虛擬儀器軟面板,保證了模塊運行的穩(wěn)定性和人機界面的友好。本數(shù)字化儀模塊的特點在于該模塊在高性能FPGA的控制下實現(xiàn)兩種中頻信號采集,最高采樣頻率可達130 MHz,可靠性、穩(wěn)定性好,具有較好的實用價值
  • 關(guān)鍵字: LXI總線  FPGA  DSP  IEEE1588  201104  
共6764條 290/451 |‹ « 288 289 290 291 292 293 294 295 296 297 » ›|

xilinx fpga介紹

  Xilinx FPGA   Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實際應(yīng)用要求進行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時間 [ 查看詳細 ]

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473