EEPW首頁(yè) >>
主題列表 >>
xilinx fpga
xilinx fpga 文章 進(jìn)入xilinx fpga技術(shù)社區(qū)
PSoC? 在清華大學(xué)取得巨大成功
- 2008 年 10 月 14日,北京訊 — 賽普拉斯半導(dǎo)體公司中國(guó)業(yè)務(wù)運(yùn)營(yíng)部與賽普拉斯大學(xué)聯(lián)盟 (CUA) 協(xié)力共同為中國(guó)的名牌大學(xué)清華大學(xué) (THU) 提供 PSoC? 器件及相關(guān)套件。相關(guān)工作取得了顯著成效,PSoC 在兩門(mén)課程的學(xué)習(xí)中得到全面推廣,并幫助 100 多名學(xué)生了解到如何用賽普拉斯業(yè)界領(lǐng)先的可編程片上系統(tǒng)解決方案設(shè)計(jì)復(fù)雜的系統(tǒng)。 清華大學(xué)自動(dòng)化系與清華大學(xué)科教儀器設(shè)備廠(chǎng)攜手開(kāi)發(fā)了 PSoC 實(shí)驗(yàn)室套件。該套件于去年春天獲得了清華大學(xué)頒發(fā)的“第10屆
- 關(guān)鍵字: 賽普拉斯 PSoC FPGA
基于FPGA的UART接口開(kāi)發(fā)
- 設(shè)計(jì)背景 串口即通用異步收發(fā)器(UART,Universal Asynchronous Receiver Transmitter)。串行通信具有傳輸線(xiàn)少、成本低、可靠性高等優(yōu)點(diǎn),所以系統(tǒng)間互聯(lián)常采用RS-232接口方式,一般該接口由UART 專(zhuān)用芯片來(lái)實(shí)現(xiàn)。但UART接口芯片一般引腳較多,內(nèi)含許多輔助模塊和一些輔助功能,在實(shí)際使用時(shí)往往用不到這些功能,因此若采用UART專(zhuān)用芯片,必將使電路變得復(fù)雜,PCB面積增大,從而導(dǎo)致成本增加,系統(tǒng)的穩(wěn)定性和可靠性降低?;镜腢ART通信只需要兩條信號(hào)線(xiàn)(R
- 關(guān)鍵字: FPGA UART 接口技術(shù)
2008嵌入式設(shè)計(jì)調(diào)查:工程師時(shí)刻都在趕項(xiàng)目
- ??? Tech?Insights/Embedded?Systems?Design?2008年嵌入式市場(chǎng)調(diào)研報(bào)告表明,嵌入式系統(tǒng)設(shè)計(jì)人員在2008年要參與更多項(xiàng)目的開(kāi)發(fā),按期完成開(kāi)發(fā)任務(wù)是他們最大的問(wèn)題,有一半以上(大于50%)的開(kāi)發(fā)項(xiàng)目不能按期完成。 調(diào)查結(jié)果表明:自2005年以來(lái),2008年新項(xiàng)目對(duì)應(yīng)項(xiàng)目改進(jìn)的比例是這幾年中最高的。在所有開(kāi)發(fā)項(xiàng)目中,新開(kāi)發(fā)項(xiàng)目占46%,剩余54%為以往開(kāi)發(fā)項(xiàng)目的升級(jí)和改進(jìn)。項(xiàng)目的改進(jìn)和升級(jí)主
- 關(guān)鍵字: 嵌入式 工程師 FPGA
賽靈思推出Virtex-5 FXT FPGA ML510 嵌入式開(kāi)發(fā)平臺(tái)
- 賽靈思公司日前宣布推出 Virtex-5 FXT FPGA ML510 嵌入式開(kāi)發(fā)平臺(tái),用于開(kāi)發(fā)支持雙處理器的高性能嵌入式系統(tǒng)。這一新的開(kāi)發(fā)平臺(tái)基于集成雙 Power PC? 440處理器的 Virtex-5 FXT FPGA,并且可以支持 Linux和VxWorks 操作系統(tǒng),為軟件和硬件設(shè)計(jì)團(tuán)隊(duì)提供了無(wú)與倫比的靈活性和計(jì)算能力。 結(jié)合豐富的參考設(shè)計(jì)和由屢獲殊榮的開(kāi)發(fā)工具、配置向?qū)Ш?IP 組成的賽靈思嵌入式開(kāi)發(fā)套件(EDK),ML510 嵌入式開(kāi)發(fā)平臺(tái)為構(gòu)建利用雙處理器完成專(zhuān)用分配功
- 關(guān)鍵字: xilinx FPGA WiMAX
基于單片機(jī)和FPGA的簡(jiǎn)易數(shù)字存儲(chǔ)示波器設(shè)計(jì)
- l 引言 與傳統(tǒng)模擬示波器相比.?dāng)?shù)字存儲(chǔ)示波器不僅具有可存儲(chǔ)波形、體積小、功耗低,使用方便等優(yōu)點(diǎn),而且還具有強(qiáng)大的信號(hào)實(shí)時(shí)處理分析功能。在電子測(cè)量領(lǐng)域,數(shù)字存儲(chǔ)示波器正在逐漸取代模擬示波器。但目前我國(guó)使用高性能數(shù)字存儲(chǔ)示波器主要依靠國(guó)外產(chǎn)品,而且價(jià)格昂貴。因此研究數(shù)字存儲(chǔ)示波器具有重要價(jià)值。借于此,提出了一種簡(jiǎn)易數(shù)字存儲(chǔ)示波器的設(shè)計(jì)方案,經(jīng)測(cè)試,性能優(yōu)良。 2 數(shù)字存儲(chǔ)示波器基本工作原理 數(shù)字存儲(chǔ)示波器與模擬示波器不同在于信號(hào)進(jìn)入示波器后立刻通過(guò)高速A/D轉(zhuǎn)換器將模擬信號(hào)前端快速采樣,存儲(chǔ)其
- 關(guān)鍵字: 單片機(jī) FPGA 放大器 示波器
基于FPGA的低成本虛擬測(cè)試系統(tǒng)實(shí)現(xiàn)
- 1 引言 傳統(tǒng)測(cè)試測(cè)量?jī)x存在價(jià)格昂貴、體積龐大、數(shù)據(jù)傳輸速率低、存儲(chǔ)顯示困難等問(wèn)題,本文選用FPGA實(shí)現(xiàn)數(shù)據(jù)處理、邏輯控制,充分利用PC機(jī),結(jié)合Labwindows圖形化上層應(yīng)用軟件界面生成的虛擬測(cè)試系統(tǒng)具有較強(qiáng)的競(jìng)爭(zhēng)力。本系統(tǒng)在FPGA單板單片主控器件控制下,實(shí)現(xiàn)兩路獨(dú)立、幅值可控的信號(hào)發(fā)生器,一路虛擬存儲(chǔ)示波器,具有外部觸發(fā)信號(hào)和采樣時(shí)鐘的16路高速邏輯分析儀。 2硬件設(shè)計(jì) 2.1硬件系統(tǒng)框圖 硬件系統(tǒng)設(shè)計(jì)是以并行處理能力強(qiáng)、可重配置的低端FPGA單片EP1C6為主控器件。圖1所示為硬
- 關(guān)鍵字: 虛擬測(cè)試 FPGA
用FPGA實(shí)現(xiàn)的RC6算法的研究
- 引 言 RC6是作為AES(Advanced Encryption Standard)的候選算法提交給NIST(美國(guó)國(guó)家標(biāo)準(zhǔn)局)的一種新的分組密碼。它是在RC5的基礎(chǔ)上設(shè)計(jì)的,以更好地符合AES的要求,且提高了安全性,增強(qiáng)了性能。根據(jù)AES的要求,一個(gè)分組密碼必須處理128位輸入/輸出數(shù)據(jù)。盡管RC5是一個(gè)非??斓姆纸M密碼,但它處理128位分組塊時(shí)用了2個(gè)64位工作寄存器;而AES目前在講究效率和簡(jiǎn)潔方面不支持64位操作,于是RC6修正這個(gè)錯(cuò)誤,使用4個(gè)32位寄存器而不是2個(gè)64位寄存器,以更好地實(shí)
- 關(guān)鍵字: FPGA RC6
低功耗、DFM及高速接口是65/40納米設(shè)計(jì)重點(diǎn)
- ???? 近兩年,國(guó)際上大的半導(dǎo)體公司都推出了65納米產(chǎn)品,并開(kāi)始了45納米/40納米產(chǎn)品的研發(fā),而國(guó)內(nèi)也已經(jīng)有五六家企業(yè)開(kāi)始了65納米的設(shè)計(jì)。但總體來(lái)說(shuō),65納米/40納米設(shè)計(jì)目前仍然還是一個(gè)新生事物,企業(yè)要解決一系列的技術(shù)難題。為此,我們邀請(qǐng)F(tuán)PGA企業(yè)、EDA企業(yè)、IP企業(yè)、芯片制造企業(yè)共同探討新工藝技術(shù)的研發(fā)關(guān)鍵點(diǎn)。 ? ????主持人?趙艷秋 ? ??&nbs
- 關(guān)鍵字: 半導(dǎo)體 FPGA 功耗 功率管理 Altera 65納米
Xilinx 發(fā)布行業(yè)最大容量的領(lǐng)域優(yōu)化FPGA 器件
- 賽靈思公司宣布開(kāi)始批量供應(yīng) Virtex-5 SX240T 和 FX200T 兩款器件,同時(shí)還新推出了 Virtex-5 TXT FPGA 平臺(tái),旨在幫助高性能系統(tǒng)的架構(gòu)和設(shè)計(jì)人員實(shí)現(xiàn)高性能、低功耗以及產(chǎn)品盡快推向市場(chǎng)等方面的目標(biāo)?;跇I(yè)界領(lǐng)先的高性能 Virtex-5 FPGA 架構(gòu),這些器件為客戶(hù)提供了性能最高的可配置 DSP 平臺(tái)、唯一嵌入 PowerPC® 雙處理器的 FPGA 器件、以及全球最高帶寬的串行連接能力。 Ross Video 公司高級(jí)設(shè)計(jì)工程師 Mario LeCa
- 關(guān)鍵字: Xilinx FPGA
MCU市場(chǎng)進(jìn)入戰(zhàn)國(guó)時(shí)代,頂級(jí)廠(chǎng)商促進(jìn)微控制器市場(chǎng)的發(fā)展
- 【中國(guó)深圳,2008年10月23日】《電子產(chǎn)品世界》主辦的“嵌入式系統(tǒng)與應(yīng)用論壇”在深圳成功舉行,支持廠(chǎng)商包括ARM、瑞薩、泰克、賽靈思、愛(ài)國(guó)者等公司,與會(huì)代表將近200人。 圖一 場(chǎng)面火爆 聽(tīng)講認(rèn)真 在題為“促進(jìn)微控制器市場(chǎng)的競(jìng)爭(zhēng)優(yōu)勢(shì)”的演講中,ARM中國(guó)區(qū)總裁譚軍博士首先表示,盡管目前全球正在經(jīng)歷一場(chǎng)百年不遇的金融危機(jī),2008年全球半導(dǎo)體增長(zhǎng)將有4%-5%,但是,從長(zhǎng)遠(yuǎn)來(lái)看因能源需求仍會(huì)緊張,所以,&ldq
- 關(guān)鍵字: 電子產(chǎn)品世界 嵌入式系統(tǒng) ARM 泰克科技 xilinx
3-DES算法的FPGA實(shí)現(xiàn)
- 引言從技術(shù)角度講,網(wǎng)絡(luò)安全除了依賴(lài)安全的網(wǎng)絡(luò)通信協(xié)議及應(yīng)用協(xié)議外,更多地取決于網(wǎng)絡(luò)設(shè)備如交換機(jī)...
- 關(guān)鍵字: FPGA 算法 3-DES 網(wǎng)絡(luò)安全
Altera在Convergence 2008上展示其車(chē)內(nèi)信息娛樂(lè)開(kāi)發(fā)平臺(tái)
- 2008年10月21號(hào),北京——Altera公司(NASDAQ: ALTR)今天宣布,為開(kāi)發(fā)信息娛樂(lè)、導(dǎo)航、舒適和便捷、輔助駕駛系統(tǒng)的汽車(chē)設(shè)計(jì)人員和OEM提供平臺(tái)ASSP替換信息娛樂(lè)系統(tǒng)(P.A.R.I.S.)。與Gleichmann電子研究股份有限公司聯(lián)合開(kāi)發(fā),P.A.R.I.S.平臺(tái)實(shí)現(xiàn)了完整的開(kāi)發(fā)環(huán)境,包括工具、知識(shí)產(chǎn)權(quán)(IP)和軟件,大大簡(jiǎn)化了車(chē)內(nèi)系統(tǒng)的開(kāi)發(fā)。10月20至22號(hào)在密歇根州底特律Cobo中心舉行的Convergence 2008展會(huì)上,Altera將在62
- 關(guān)鍵字: Altera OEM FPGA 汽車(chē)系
Altera SOPC WORLD大會(huì)在深圳舉行,優(yōu)化功耗設(shè)計(jì)技術(shù)成為熱點(diǎn)
- 由Altera公司主辦的SOPC WORLD大會(huì)在深圳舉行,Altera亞太區(qū)副總裁兼董事總經(jīng)理Erhaan Shaikh在大會(huì)上作了“多處理技術(shù)提高性能,降低功耗”的主題演講。 Shaikh說(shuō):“功耗管理對(duì)未來(lái)應(yīng)用非常關(guān)鍵,功耗挑戰(zhàn)的一個(gè)例子就是每個(gè)移動(dòng)基站每年耗電大約20,000公斤柴油。”為此,必須從提高性能、降低功耗并降低成本這三個(gè)方面來(lái)滿(mǎn)足未來(lái)應(yīng)用的需要。他強(qiáng)調(diào)說(shuō),“Altera的構(gòu)建未來(lái)的解決方案就是Stratix IV E
- 關(guān)鍵字: Altera 功耗 FPGA 中興通信 IBM
xilinx fpga介紹
Xilinx FPGA
Xilinx FPGA主要分為兩大類(lèi),一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿(mǎn)足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿(mǎn)足各類(lèi)高端應(yīng)用,如Virtex系列,用戶(hù)可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿(mǎn)足的情況下,優(yōu)先選擇低成本器件。
Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473