首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> xilinx-spartan

Xilinx FPGA支持杜比數(shù)碼專(zhuān)業(yè)編碼器

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠(chǎng)商賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))日前宣布,現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA) 首次實(shí)現(xiàn)對(duì)多通道杜比數(shù)碼專(zhuān)業(yè)編碼功能的支持。利用這種實(shí)施在賽靈思 Virtex®-5 器件中的編碼功能,廣播設(shè)備開(kāi)發(fā)人員可針對(duì)快速變化的設(shè)計(jì)要求做出極其靈活的反應(yīng),充分滿(mǎn)足高性能、低功耗系統(tǒng)和精簡(jiǎn)材料清單的需求,以降低開(kāi)發(fā)成本。   賽靈思與業(yè)界領(lǐng)先的可重配置多媒體與通信IP 模塊供應(yīng)商 Coreworks聯(lián)手協(xié)作,向 Virtex-5 FPGA 移植了
  • 關(guān)鍵字: Xilinx  FPGA  編碼器  

Xilinx廣播產(chǎn)品大幅降低串行數(shù)字接口成本與功耗

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠(chǎng)商賽靈思公司(Xilinx, Inc. )日前在2009 年國(guó)際廣播電視博覽會(huì) (IBC2009) 上展示了串行連接領(lǐng)域的最新開(kāi)發(fā)成果,這些技術(shù)可顯著降低串行數(shù)字接口的成本和功耗,并有助于全新 DisplayPort 和 Ethernet AVB協(xié)議的快速采用。賽靈思廣播連接目標(biāo)設(shè)計(jì)平臺(tái)是上述創(chuàng)新成果的核心,該平臺(tái)不僅可簡(jiǎn)化全套廣播音視頻接口解決方案的開(kāi)發(fā),而且在同一可編程產(chǎn)品中能同時(shí)支持標(biāo)清 (SD)、高清 (HD) 和 3G-SDI 等標(biāo)準(zhǔn),從而有助于加速產(chǎn)品上市進(jìn)程,
  • 關(guān)鍵字: Xilinx  串行連接  DisplayPort  Ethernet  Virtex  

Xilinx宣布推出 ISE 設(shè)計(jì)套件11.3 版本軟件

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠(chǎng)商賽靈思公司 (Xilinx, Inc. ) 日前宣布推出 ISE® 設(shè)計(jì)套件11.3 版本軟件,為Virtex®-6 HXT FPGA 設(shè)計(jì)提供支持。Virtex®-6 HXT FPGA 專(zhuān)為40G/100G 有線(xiàn)通信和數(shù)據(jù)通信而優(yōu)化,為超高帶寬系統(tǒng)的設(shè)計(jì)人員提供線(xiàn)速超過(guò) 11Gbps的串行接口技術(shù)。ISE 設(shè)計(jì)套件 11.3 版本的推出,使設(shè)計(jì)人員得以利用涵蓋整個(gè)主流、高端以及超高端串行設(shè)計(jì)應(yīng)用的所有連接領(lǐng)域內(nèi)帶有串行收發(fā)器的 FPGA產(chǎn)品。
  • 關(guān)鍵字: Xilinx  Virtex  ISE  設(shè)計(jì)套件  

龐大芯片設(shè)計(jì)成本拖慢制程節(jié)點(diǎn)演進(jìn)?

  •   我們已經(jīng)聽(tīng)到不少關(guān)于半導(dǎo)體制造成本攀升,以至于延后了技術(shù)節(jié)點(diǎn)進(jìn)展的狀況。芯片業(yè)者紛紛改抱無(wú)晶圓廠(chǎng)(fabless)或輕晶圓廠(chǎng)(fab-lite)業(yè)務(wù)模式,借以將采購(gòu)與維護(hù)資本設(shè)備的龐大成本轉(zhuǎn)嫁他人(不包括制程技術(shù)開(kāi)發(fā))。   但就算仰賴(lài)晶圓代工廠(chǎng),邁向下一個(gè)技術(shù)節(jié)點(diǎn)并沒(méi)有因此便宜多少;因此,看來(lái)會(huì)有越來(lái)越少的芯片業(yè)者能跟上尖端科技的水平。   那么設(shè)計(jì)成本究竟多高?過(guò)去幾個(gè)月以來(lái),有不少人隨口估計(jì)32/28納米節(jié)點(diǎn)的龐大成本;回溯到1月份,Xilinx執(zhí)行長(zhǎng)Moshe Gavrielov引述了一些
  • 關(guān)鍵字: Xilinx  32納米  半導(dǎo)體制造  fabless  fab-lite  

賽靈思目標(biāo)設(shè)計(jì)平臺(tái)方案獲行業(yè)高度認(rèn)可

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠(chǎng)商賽靈思公司(Xilinx, Inc. ) 今天宣布,在8月28日成都舉辦的“2009中國(guó)FPGA產(chǎn)業(yè)發(fā)展論壇”上,《中國(guó)電子報(bào)》把“2009 FPGA最佳產(chǎn)品獎(jiǎng)”授予賽靈思目標(biāo)設(shè)計(jì)平臺(tái)(Target Design Platform, 簡(jiǎn)稱(chēng)TDP),對(duì)該平臺(tái)在幫助客戶(hù)大幅縮短研發(fā)周期,輕松實(shí)現(xiàn)創(chuàng)新設(shè)計(jì)并大大增強(qiáng)客戶(hù)競(jìng)爭(zhēng)力方面的突出優(yōu)勢(shì),給予了充分的肯定。   “賽靈思公司推出的目標(biāo)設(shè)計(jì)平臺(tái),給FPGA產(chǎn)品賦予了新
  • 關(guān)鍵字: Xilinx  FPGA  Virtex-6  DSP  Spartan-6  

FPGA滿(mǎn)足紅外熱像儀數(shù)據(jù)采集處理需求

  •   隨著信息技術(shù)的發(fā)展,人們面臨的數(shù)字信號(hào)處理任務(wù)越來(lái)越繁重,對(duì)數(shù)據(jù)處理系統(tǒng)的要求也越來(lái)越高。數(shù)字信號(hào)處理功能一般在兩類(lèi)可編程平臺(tái)上實(shí)現(xiàn):數(shù)字信號(hào)處理器(DSP)和現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)。DSP是一種特殊的微處理器,計(jì)算功能很強(qiáng)大,可以用C語(yǔ)言或匯編語(yǔ)言進(jìn)行編程,能實(shí)現(xiàn)復(fù)雜的信號(hào)處理算法;而FPGA是一種配置能力很強(qiáng)的硬件,可以用VHDL或VerilogHDL來(lái)編程,它的實(shí)時(shí)性很好,能并行進(jìn)行大數(shù)據(jù)量的底層算法處理。   FPGA在紅外熱像儀中被采用   筆者主要從事紅外熱像儀的研制工作。紅外熱
  • 關(guān)鍵字: Xilinx  DSP  FPGA  紅外熱像儀  

賽靈思兩項(xiàng)產(chǎn)品獲2009 EDN China創(chuàng)新獎(jiǎng)提名

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠(chǎng)商賽靈思公司(Xilinx, Inc. ) 今天宣布在IDG集團(tuán)下屬權(quán)威電子雜志《電子設(shè)計(jì)技術(shù)》(EDN China)正在舉辦的2009年度創(chuàng)新獎(jiǎng)評(píng)選中,其40nm 高性能Virtex?-6 FPGA 系列與目標(biāo)設(shè)計(jì)平臺(tái)從數(shù)百項(xiàng)報(bào)名產(chǎn)品中脫穎而出,雙雙獲得提名進(jìn)入最后入圍產(chǎn)品。   “賽靈思目標(biāo)設(shè)計(jì)平臺(tái)獲得這一電子業(yè)界著名獎(jiǎng)項(xiàng)的提名,再一次充分證明電子業(yè)界越來(lái)越重視推動(dòng)FPGA進(jìn)入主流系統(tǒng)開(kāi)發(fā)的新方法的需求?!?賽靈思公司產(chǎn)品與解決方案管理
  • 關(guān)鍵字: Xilinx  Virtex  40nm  目標(biāo)設(shè)計(jì)平臺(tái)  

賽靈思宣布Virtex-6 FPGA系列兼容PCI Express 2.0標(biāo)準(zhǔn)

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠(chǎng)商賽靈思公司今天宣布其最新一代Virtex®-6 FPGA系列兼容PCI Express® 2.0標(biāo)準(zhǔn),與前一代產(chǎn)品系列相比功耗降低50%,與競(jìng)爭(zhēng)產(chǎn)品相比性能提高15%。在Virtex-6 FPGA中集成的第二代PCIe®模塊已經(jīng)通過(guò)了1-8通道配置的PCI-SIG PCI Express 2.0版本兼容性與互操作性測(cè)試,進(jìn)一步豐富了賽靈思及其支持廣泛采用的串行互連標(biāo)準(zhǔn)的聯(lián)盟成員的設(shè)計(jì)資源。這一重大的里程碑事件有望加速高帶寬PCIe 2.0系統(tǒng)在通信
  • 關(guān)鍵字: Xilinx  Virtex  FPGA  ISE  

聯(lián)電65納米曝良率問(wèn)題 Xilinx受損

  •   繼臺(tái)積電傳出40納米制程出現(xiàn)良率問(wèn)題,聯(lián)電客戶(hù)端FPGA(Field Programmable Gate Array)芯片業(yè)者賽靈思(Xilinx),亦傳出因65納米制程良率問(wèn)題,導(dǎo)致高階產(chǎn)品Virtex-5大缺貨,且可能要到9月才能獲得解決。臺(tái)積電、聯(lián)電先后在40納米、65納米出狀況,顯示晶圓代工廠(chǎng)宣告已成熟的先進(jìn)制程技術(shù),恐怕還是距離客戶(hù)期待有一段差距,由于晶圓廠(chǎng)跟不上出貨腳步,不僅讓賽靈思急得跳腳,甚至迫使其調(diào)降財(cái)測(cè)。不過(guò),聯(lián)電對(duì)此并未發(fā)表評(píng)論。   近期半導(dǎo)體業(yè)界最熱門(mén)話(huà)題,就是晶圓代工廠(chǎng)與
  • 關(guān)鍵字: Xilinx  65納米  Virtex-5  40納米  

可編程技術(shù)勢(shì)在必行,一觸即發(fā)

  • 設(shè)計(jì)師們最有發(fā)言權(quán),他們認(rèn)為二十一世紀(jì)最具決定性的集成電路技術(shù)就是現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA),而傳統(tǒng)門(mén)陣列和結(jié)...
  • 關(guān)鍵字: 可編程技術(shù)  FPGA  ASSP  Virtex-6  Spartan-6  

用賽靈思目標(biāo)設(shè)計(jì)平臺(tái)輕松實(shí)現(xiàn)創(chuàng)新設(shè)計(jì)

  •   目標(biāo)   演示設(shè)計(jì)人員利用賽靈思目標(biāo)設(shè)計(jì)平臺(tái)如何輕松開(kāi)始下一項(xiàng) FPGA 設(shè)計(jì)工作。該演示使用 Spartan®-6 FPGA SP601 評(píng)估套件展示客戶(hù)是如何之快:   1. 開(kāi)箱后,立即可以開(kāi)始設(shè)計(jì)工作。   2. 評(píng)估功耗、資源和架構(gòu)權(quán)衡。   3. 重新利用并擴(kuò)展參考設(shè)計(jì)。   演示規(guī)范   1. 利用板診斷測(cè)試確認(rèn)硬件功能。   2. 實(shí)施基礎(chǔ)參考設(shè)計(jì)接口,演示如何通過(guò)簡(jiǎn)便易用的 GUI 靈巧地使用 FPGA 的設(shè)計(jì)與特性。   a. 為了便于演示,我們比較圖形處理
  • 關(guān)鍵字: Xilinx  Spartan  FPGA  SP601  

賽靈思交付行業(yè)首個(gè)目標(biāo)設(shè)計(jì)平臺(tái)

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠(chǎng)商賽靈思公司(Xilinx, Inc. )今天宣布,致力于加速基于Virtex?-6 和 Spartan?-6 現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA) 片上系統(tǒng) (SoC) 解決方案開(kāi)發(fā)的賽靈思基礎(chǔ)目標(biāo)設(shè)計(jì)平臺(tái)隆重推出。這款基礎(chǔ)級(jí)目標(biāo)設(shè)計(jì)平臺(tái)在完全集成的評(píng)估套件中融合了 ISE? 設(shè)計(jì)套件 11.2版本、擴(kuò)展的IP系列以及面向Virtex-6或Spartan-6 FPGA的預(yù)驗(yàn)證參考設(shè)計(jì),可幫助設(shè)計(jì)團(tuán)隊(duì)大幅縮短開(kāi)發(fā)時(shí)間,從而集中工程設(shè)計(jì)資源以提高產(chǎn)品差異化。
  • 關(guān)鍵字: Xilinx  Virtex  Spartan  FPGA  SoC  ISE  

行業(yè)首個(gè)目標(biāo)設(shè)計(jì)平臺(tái)加速下一代系統(tǒng)開(kāi)發(fā)

  •   “安富利(Avnet) 公司長(zhǎng)期以來(lái)一直致力于賽靈思開(kāi)發(fā)板的設(shè)計(jì),我們非常榮幸能夠利用賽靈思目標(biāo)設(shè)計(jì)平臺(tái)將我們雙方的合作推至新的水平?;跇?biāo)準(zhǔn)實(shí)施的這些新型平臺(tái), 配合 FMC 連接器與可擴(kuò)展的子卡,成就了整個(gè)生態(tài)系統(tǒng)的雙贏(yíng)合作。這不僅使我們能夠推出更豐富的賽靈思開(kāi)發(fā)板及套件,同時(shí)還可使我們雙方共同的客戶(hù)能夠在 Spartan-6 與 Virtex-6 目標(biāo)設(shè)計(jì)平臺(tái)之間獲得更加豐富的選擇以及更高的互操作性。”   ── Jim Beneke,安富利電子全球技術(shù)市場(chǎng)營(yíng)銷(xiāo)副總裁
  • 關(guān)鍵字: Xilinx  Virtex  FPGA芯片  可編程邏輯  

Xilinx宣布隆重推出賽靈思基礎(chǔ)目標(biāo)設(shè)計(jì)平臺(tái)

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠(chǎng)商賽靈思公司(Xilinx, Inc.? )今天宣布隆重推出賽靈思基礎(chǔ)目標(biāo)設(shè)計(jì)平臺(tái), 致力于加速基于其Virtex?-6 和 Spartan?-6 現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA) 的片上系統(tǒng) (SoC) 解決方案的開(kāi)發(fā)。這款基礎(chǔ)級(jí)目標(biāo)設(shè)計(jì)平臺(tái)在完全集成的評(píng)估套件中融合了 ISE? 設(shè)計(jì)套件 11.2版本、擴(kuò)展的IP系列以及面向Virtex-6或Spartan-6 FPGA的預(yù)驗(yàn)證參考設(shè)計(jì),可幫助設(shè)計(jì)團(tuán)隊(duì)大幅縮短開(kāi)發(fā)時(shí)間,從而集中工程設(shè)計(jì)資源
  • 關(guān)鍵字: Xilinx  Virtex  Spartan.FPGA  SoC  

賽靈思積極推動(dòng)中美兩國(guó)下一代工程師培養(yǎng)與文化交流

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠(chǎng)商賽靈思公司(Xilinx, Inc. )今天宣布成為北京大學(xué)(北大)與美國(guó)加州大學(xué)洛杉機(jī)分校(UCLA)新成立的科學(xué)與工程聯(lián)合研究學(xué)院的首家贊助企業(yè)。本周在北京大學(xué)舉辦的研究學(xué)院成立儀式上, 北大校長(zhǎng)周其鳳院士與UCLA校長(zhǎng)Gene Block教授共同簽署了合作協(xié)議,相關(guān)政府官員、業(yè)界領(lǐng)導(dǎo)和學(xué)術(shù)界專(zhuān)家共同參加了簽字儀式。   新成立的科學(xué)與工程聯(lián)合研究學(xué)院致力于為兩所大學(xué)的多學(xué)科合作研究提供大力支持。除了工程實(shí)驗(yàn)室合作,兩校師生還將通過(guò)兩校共同制定的教學(xué)大綱、實(shí)戰(zhàn)操作培
  • 關(guān)鍵字: Xilinx  Virtex  FPGA芯片  可編程邏輯  
共775條 40/52 |‹ « 38 39 40 41 42 43 44 45 46 47 » ›|

xilinx-spartan介紹

您好,目前還沒(méi)有人創(chuàng)建詞條xilinx-spartan!
歡迎您創(chuàng)建該詞條,闡述對(duì)xilinx-spartan的理解,并與今后在此搜索xilinx-spartan的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473