博客專欄

EEPW首頁 > 博客 > 華為開發(fā)出芯片堆疊技術(shù)方案?官方回應(yīng):謠言

華為開發(fā)出芯片堆疊技術(shù)方案?官方回應(yīng):謠言

發(fā)布人:旺材芯片 時(shí)間:2023-03-16 來源:工程師 發(fā)布文章

源:新浪財(cái)經(jīng)


3月14日晚間消息,針對(duì)網(wǎng)絡(luò)上流傳的華為開發(fā)出芯片堆疊技術(shù)方案的通知,華為方面回應(yīng)稱,通知為仿冒,屬于謠言。


圖片


近日,網(wǎng)絡(luò)上流傳的一份通知稱,華為宣布,已經(jīng)成功開發(fā)出芯片堆疊技術(shù)方案。


另外,還有傳言稱華為的芯片堆疊方案,可以在14nm制程下實(shí)現(xiàn)7nm水平,屬于曲線救國(guó)。


對(duì)于該通知,華為稱為仿冒,屬于謠言。


圖片


華為3D芯片堆疊專利解讀


據(jù)報(bào)道,華為已開發(fā)了(并申請(qǐng)了專利)一種芯片堆疊工藝,該工藝有望比現(xiàn)有的芯片堆疊方法便宜得多。該技術(shù)將幫助華為繼續(xù)使用較老的成熟工藝技術(shù)開發(fā)更快的芯片。 


唯一的問題是華為是否真的可以利用其創(chuàng)新,因?yàn)闆]有美國(guó)政府的出口許可證,代工廠無法為該公司生產(chǎn)芯片。但至少華為自己當(dāng)然相信它可以,特別是考慮到這項(xiàng)技術(shù)可以為基于不受美國(guó)如此嚴(yán)厲限制的舊節(jié)點(diǎn)的芯片提供性能提升。 


保持競(jìng)爭(zhēng)力的一種方式

我們將在下面詳細(xì)介紹這項(xiàng)新技術(shù),但重要的是要了解華為為什么要開發(fā)這項(xiàng)新技術(shù)。


由于美國(guó)政府將華為及其芯片設(shè)計(jì)子公司海思列入黑名單,現(xiàn)在要求所有制造芯片的公司申請(qǐng)出口許可證,因?yàn)樗邪雽?dǎo)體生產(chǎn)都涉及美國(guó)開發(fā)的技術(shù),華為無法進(jìn)入任何先進(jìn)節(jié)點(diǎn)(例如臺(tái)積電的N5),因此必須依賴成熟的工藝技術(shù)。


為此,華為前任總裁郭平表示,創(chuàng)新的芯片封裝和小芯片互連技術(shù),尤其是 3D 堆疊,是公司在其 SoC 中投入更多晶體管并獲得競(jìng)爭(zhēng)力所需性能的一種方式。因此,該公司投資于專有的封裝和互連方法(例如其獲得專利的方法)是非常有意義的。 


“以 3D 混合鍵合技術(shù)為代表的微納米技術(shù)將成為擴(kuò)展摩爾定律的主要手段,”郭說。


華為高層表示,由于現(xiàn)代領(lǐng)先的制程技術(shù)進(jìn)展相對(duì)緩慢,2.5D或3D封裝的多芯片設(shè)計(jì)是芯片設(shè)計(jì)人員不斷在產(chǎn)品中投入更多晶體管,以滿足他們客戶在新功能和性能的預(yù)期,這也成為了產(chǎn)業(yè)界采用的一個(gè)普遍方式。因此,華為前董事長(zhǎng)強(qiáng)調(diào),華為將繼續(xù)投資于內(nèi)部設(shè)計(jì)的面積增強(qiáng)和堆疊技術(shù)。 


華為在新聞發(fā)布會(huì)上公開發(fā)表的聲明清楚地表明,公司旨在為其即將推出的產(chǎn)品使用其混合無 TSV 3D 堆疊方法(或者可能是類似且更主流的方法)。主要問題是該方法是否需要美國(guó)政府可能認(rèn)為最先進(jìn)且不授予出口許可證的任何工具或技術(shù)(畢竟,大多數(shù)晶圓廠工具使用源自美國(guó)的技術(shù))。也就是說,我們是否會(huì)看到一家代工廠使用華為的專利方法為華為制造 3D 小芯片封裝,這還有待觀察。但至少華為擁有一項(xiàng)獨(dú)特的廉價(jià) 3D 堆疊技術(shù),即使無法使用最新節(jié)點(diǎn),也可以幫助其保持競(jìng)爭(zhēng)力。


無過孔堆疊

創(chuàng)新的芯片封裝和多芯片互連技術(shù)將在未來幾年成為領(lǐng)先處理器的關(guān)鍵,因此所有主要芯片開發(fā)商和制造商現(xiàn)在都擁有自己專有的芯片封裝和互連方法。


芯片制造商通常使用兩種封裝和互連方法:2.5D 封裝為彼此相鄰的小芯片實(shí)現(xiàn)高密度/高帶寬的封裝內(nèi)互連,3D 封裝通過將不同的小芯片堆疊在一起使處理器更小. 然而,3D 封裝通常需要相當(dāng)復(fù)雜的布線,因?yàn)樾⌒酒枰ㄐ挪⑶冶仨毷褂?TSV 提供電力。 


雖然 TSV 已在芯片制造中使用了十多年,但它們?cè)黾恿朔庋b過程的復(fù)雜性和成本,因此華為決定發(fā)明一種不使用 TSV 的替代解決方案。華為專家設(shè)計(jì)的本質(zhì)上是 2.5D 和 3D 堆疊的混合體,因?yàn)閮蓚€(gè)小芯片在封裝內(nèi)相互重疊,節(jié)省空間,但不像經(jīng)典 3D 封裝那樣完全疊放。 


重疊的 3D 堆疊

華為的方法使用小芯片的重疊部分來建立邏輯互連。同時(shí),兩個(gè)或更多小芯片仍然有自己的電力傳輸引腳,使用各種方法連接到自己的再分配層 (RDL)。但是,雖然華為的專利技術(shù)避免使用 TSV,但實(shí)施起來并不容易且便宜。


圖片

(圖片來源:華為)


華為的流程涉及在連接到另一個(gè)(或其他)之前將其中一個(gè)小芯片倒置。它還需要構(gòu)建至少兩個(gè)重新分配層來提供電力(例如,兩個(gè)小芯片意味著兩個(gè) RDL,三個(gè)小芯片仍然可以使用兩個(gè) RDL,所以四個(gè),請(qǐng)參閱文章末尾的專利文檔以了解詳細(xì)信息),這并不是特別便宜,因?yàn)樗黾恿藥讉€(gè)額外的工藝步驟。好消息是其中一個(gè)芯片的再分配層可以用來連接內(nèi)存等東西,從而節(jié)省空間。


圖片


事實(shí)上,華為的混合 3D 堆疊方式可以說比其他公司傳統(tǒng)的 2.5D 和 3D 封裝技術(shù)更通用。例如,很難將兩個(gè)或三個(gè)耗電且熱的邏輯裸片堆疊在一起,因?yàn)槔鋮s這樣的堆棧將非常復(fù)雜(這最終可能意味著對(duì)時(shí)鐘和性能的妥協(xié))。華為的方法增加了堆棧的表面尺寸,從而簡(jiǎn)化了冷卻。同時(shí),堆棧仍然小于 2.5D 封裝,這對(duì)于智能手機(jī)、筆記本電腦或平板電腦等移動(dòng)應(yīng)用程序很重要。


從產(chǎn)業(yè)來看,其他半導(dǎo)體合同制造商(臺(tái)積電、GlobalFoundries)、集成設(shè)計(jì)制造商(英特爾、三星),甚至可以使用領(lǐng)先的晶圓廠工具和工藝技術(shù)的無晶圓廠芯片開發(fā)商(AMD)也開發(fā)了自己的 2.5D 和 3D 小芯片堆疊和互連方法為他們的客戶或他們未來的產(chǎn)品提供服務(wù)。因此,華為只是順勢(shì)而為。 

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片

圖片


*博客內(nèi)容為網(wǎng)友個(gè)人發(fā)布,僅代表博主個(gè)人觀點(diǎn),如有侵權(quán)請(qǐng)聯(lián)系工作人員刪除。



關(guān)鍵詞: 華為

相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉