全球首顆!清華大學(xué)研制出憶阻器存算一體芯片
憶阻器存算一體學(xué)習(xí)芯片及測試系統(tǒng)(來源:清華大學(xué)官方微信公眾號)
10月9日,記者從清華大學(xué)官方微信獲悉,清華大學(xué)集成電路學(xué)院教授吳華強(qiáng)、副教授高濱團(tuán)隊基于存算一體計算范式,研制出全球首顆全系統(tǒng)集成的、支持高效片上學(xué)習(xí)(機(jī)器學(xué)習(xí)能在硬件端直接完成)的憶阻器存算一體芯片。相關(guān)成果已發(fā)表于最新一期的《科學(xué)》。
記者了解到,“存算一體”這一技術(shù)概念誕生于上世紀(jì)70年代,區(qū)別于1946年由馮·諾依曼提出的存儲器和處理器分工處理數(shù)據(jù)的計算機(jī)架構(gòu),存算一體將計算能力嵌入存儲器當(dāng)中。在當(dāng)時,由于芯片制造能力不成熟,且算力需求不旺盛,存算一體并未得到很好的發(fā)展。而隨著人工智能等應(yīng)用對于數(shù)據(jù)存儲和計算需求的不斷提升,處理數(shù)據(jù)的能耗逐漸增加,在傳統(tǒng)存算分離結(jié)構(gòu)當(dāng)中,存儲帶寬可能導(dǎo)致在數(shù)據(jù)搬運(yùn)上花費(fèi)大量時間,進(jìn)而制約芯片算力,與之相比,存算一體便體現(xiàn)出了獨特優(yōu)勢。
2012年,錢鶴、吳華強(qiáng)團(tuán)隊開始研究使用憶阻器做存儲。憶阻器是繼電阻、電容、電感之后的第四種電路基本元件。它可以在斷電之后,仍能“記憶”通過的電荷,因此被當(dāng)做新型納米電子突觸器件。2020年,團(tuán)隊基于多陣列憶阻器,搭建了一個全硬件構(gòu)成的完整存算一體系統(tǒng),此系統(tǒng)高效運(yùn)行了卷積神經(jīng)網(wǎng)絡(luò)算法,成功驗證了圖像識別功能,比圖形處理器芯片的能效高兩個數(shù)量級,大幅提升了計算設(shè)備的算力,實現(xiàn)了以更小的功耗和更低的硬件成本完成復(fù)雜計算。
片上學(xué)習(xí)對于邊緣智能設(shè)備適應(yīng)不同應(yīng)用場景非常重要。當(dāng)前用于訓(xùn)練神經(jīng)網(wǎng)絡(luò)的技術(shù)需要在計算和存儲單元之間移動大量數(shù)據(jù),這阻礙了在邊緣設(shè)備上實現(xiàn)學(xué)習(xí)。此次研究,錢鶴、吳華強(qiáng)帶領(lǐng)團(tuán)隊創(chuàng)新設(shè)計出適用于憶阻器存算一體的高效片上學(xué)習(xí)的新型通用算法和架構(gòu)STELLAR,該架構(gòu)中的方案包括其學(xué)習(xí)算法、硬件實現(xiàn)和并行電導(dǎo)調(diào)諧方案,是通過使用憶阻器交叉柵陣列促進(jìn)片上學(xué)習(xí)的通用方法。
據(jù)了解,該芯片可執(zhí)行的任務(wù)包括運(yùn)動控制、圖像分類和語音識別。相同任務(wù)下其能耗僅為ASIC的1/35,同時有望實現(xiàn)75倍的能效提升。
“存算一體片上學(xué)習(xí)在實現(xiàn)更低延遲和更小能耗的同時,能夠有效保護(hù)用戶隱私和數(shù)據(jù)。”學(xué)術(shù)論文第一作者之一、博士后姚鵬介紹,該芯片參照仿生類腦處理方式,可實現(xiàn)不同任務(wù)的快速“片上訓(xùn)練”與“片上識別”,能夠有效完成邊緣計算場景下的增量學(xué)習(xí)任務(wù),以極低的耗電適應(yīng)新場景、學(xué)習(xí)新知識,以滿足用戶的個性化需求。 來源:中國電子報*博客內(nèi)容為網(wǎng)友個人發(fā)布,僅代表博主個人觀點,如有侵權(quán)請聯(lián)系工作人員刪除。