新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > 歐洲數(shù)字系統(tǒng)芯片功率泄漏控制項目

歐洲數(shù)字系統(tǒng)芯片功率泄漏控制項目

——
作者: 時間:2006-01-27 來源: 收藏
來自歐洲7個國家的14家高等學(xué)府和科研院所組成的研發(fā)聯(lián)盟日前啟動一個旨在通過解決65nm節(jié)點以下CMOS制造工藝中的泄漏問題來改進下一代系統(tǒng)設(shè)計的開發(fā)。根據(jù)IST第六框架計劃的“納電子”戰(zhàn)略目標,歐洲委員會為這個名為CLEAN (控制NanoCMOS系統(tǒng)泄漏)的提供了450萬歐元的贊助費。
在線寬大于0.1微米的微電子電路中,與晶體管泄漏電流相比,計算、通信和存儲操作造成的動態(tài)功耗是功耗的主體。因此,直到今天,在沒超過這個技術(shù)節(jié)點的芯片設(shè)計和開發(fā)過程中,泄漏電流控制并未被芯片廠商當(dāng)作一個主要問題去對待,而且芯片設(shè)計主要集中在優(yōu)化和最小化動態(tài)功耗等方面 (即開關(guān)操作)。 
隨著CMOS晶體管溝道長度不到100nm的納米器件的問世,泄漏電流的相關(guān)問題引起人們的極大重視。業(yè)內(nèi)專家認為,泄漏電流將是影響線寬低于65nm的下一代納米微電子電路的主要障礙。為了解決納米器件引起的困難,設(shè)計方法和制造工藝必須同步發(fā)展。針對未來技術(shù)設(shè)計的半導(dǎo)體產(chǎn)品,應(yīng)考慮到所要設(shè)計、制造和測試的芯片的復(fù)雜性、成本和功耗。
CLEAN的主要目標是開發(fā)泄漏模型和的設(shè)計方法和技術(shù),以及對于今天的復(fù)雜系統(tǒng)無法進行自動選擇設(shè)計的原型EDA (電子設(shè)計自動化)工具。例如,那些與功耗最小化和通過整個設(shè)計流程無縫實現(xiàn)動態(tài)策略相關(guān)的設(shè)計任務(wù)。
“這個將會為克服65nm以下技術(shù)節(jié)點的技術(shù)缺點特別是制程變異性和低可靠性以及泄漏電流做出巨大貢獻,” 項目協(xié)調(diào)員意法半導(dǎo)體先進系統(tǒng)技術(shù)部項目研發(fā)經(jīng)理Roberto Zafalon先生表示,“CLEAN項目的開發(fā)成果將有助于降低納電子器件的功耗,同時能夠提高設(shè)計效率,進而可以管理日益提高的系統(tǒng)芯片復(fù)雜性。” 
最后,CLEAN項目將有助于加強歐洲高科技產(chǎn)業(yè),維持其在強項領(lǐng)域內(nèi)的工業(yè)和技術(shù)領(lǐng)導(dǎo)者的地位 :例如,在移動通信及基礎(chǔ)設(shè)施、消費電子和汽車電子等系統(tǒng)芯片領(lǐng)域。這些領(lǐng)域中,對低功耗的需求是取得成功的前提條件。通過專業(yè)開發(fā)功率優(yōu)化及管理的中小型高科技企業(yè)的積極參與,這個項目還將歐洲EDA工業(yè)的發(fā)展作為一個主要目標。中小企業(yè)的參與對于CLEAN開發(fā)成果的商業(yè)化和產(chǎn)業(yè)化至關(guān)重要。
CLEAN項目的合作伙伴:意法半導(dǎo)體(項目負責(zé)人);英飛凌,ChipVision Design Systems, BullDAST, OFFIS, Politecnico di Torino, Universitat Politecnica de Catalunya, CEA-LETI, Politechnika Warszawska , edacentrum, 丹表科技大學(xué), Consorzio per la Ricerca e l’Educazione Permanente, 布達佩斯經(jīng)濟科技大學(xué)。


評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉