新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > 從頭到尾構(gòu)建混合信號高集成度系統(tǒng)(SoC)的步驟(6):布局

從頭到尾構(gòu)建混合信號高集成度系統(tǒng)(SoC)的步驟(6):布局

作者: 時間:2013-03-06 來源:電子產(chǎn)品世界 收藏

  Tamara博士: 嗨,Dave,你坐在那兒干什么?

本文引用地址:http://m.butianyuan.cn/article/142795.htm

  Dave:坐在他辦公室地板上,正在吸吮一杯溢到杯口的咖啡,嗨,Tamara博士,正在清理房間……太不好意思叫服務(wù)人員了。

  Tamara博士:[挨著Dave坐下來,拿起幾張紙巾動手幫忙] 我知道你是什么意思。清理地板(floor work),趁機活動活動。這提醒我,我們可以進行下一次討論了。

  Dave:這有何關(guān)聯(lián)?

  Tamara博士:我們需要討論設(shè)計布局,我想那也是從平面圖規(guī)劃(floor planning)開始的。

  Dave:是的,平面圖規(guī)劃。首先,我本人并不是布局方面的專家。我只是偶爾幫個小忙,但如今的工具和相當(dāng)復(fù)雜,所以要布置就離不開能干的布局人員。實際上,他們的正式頭銜是‘掩膜設(shè)計人員’,因為他們的工作成果是利用數(shù)據(jù)去制作用于生產(chǎn)的掩膜。

  Tamara博士: 掩膜設(shè)計人員知道的工作原理嗎?我的意思是,他們?nèi)绾沃廊绾伍_始,哪些模塊重要而哪些不重要?

  Dave:掩膜設(shè)計人員知道有關(guān)和軟件的許多知識,但通常在他/她開始時并不怎么了解某一個特定的芯片。所以我們要進行平面圖規(guī)劃。但在此之前,我們也能分層級地構(gòu)建我們的原理圖,以便這些模塊在原理圖中得到清楚的顯示。然后平面圖規(guī)劃變?yōu)楹唵蔚漠嬀€工作,來標(biāo)明模塊的位置。請看圖1?! ?/p>

 

  Tamara博士: 我明白了。你從原理圖繪制出芯片內(nèi)部的簡單平面功能圖。但作為非布局專家,你如何知道模塊在芯片上占多大面積?

  Dave:我想我的猜測是有根據(jù)的。我使用足夠多的布局工具來大致推斷模塊的尺寸,我的布圖規(guī)范就建立在這個基礎(chǔ)之上。我們對模塊進行面積預(yù)算,然后掩膜設(shè)計人員會在布圖規(guī)劃中參與進來并讓我知道事情是否對頭。電路設(shè)計人員和掩膜設(shè)計人員是相互協(xié)同工作的。

  Tamara博士:所以重要的是保持良好的工作關(guān)系。

  Dave:是的,但有時這是一個挑戰(zhàn)。我們總想在所有最終仿真完成前開始布局工作。實際上,最終仿真必須包括合理布局后產(chǎn)生的寄生參數(shù),所以我們直到布局接近完成時才能進行最終仿真。

  Tamara博士:這對掩膜設(shè)計人員有何影響?

  Dave:一言以蔽之:改動。掩膜設(shè)計人員喜歡我們盡早固定電路設(shè)計不再改動,以便他們能夠優(yōu)化布局。但后面的仿真可能會顯示出我們需要糾正的問題。所以最終,掩膜和電路設(shè)計人員都必須能靈活改變他們的設(shè)計。

  Tamara博士:明白了!一旦你有了一個基本平面布圖規(guī)劃,掩膜設(shè)計人員肯定還需要其他信息。


上一頁 1 2 下一頁

關(guān)鍵詞: 工藝 芯片 201302

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉