利用MIPS多線程處理器優(yōu)化SoC設(shè)計(jì)
多線程是一種基于硬件或軟件的處理技術(shù),它的首要目標(biāo)是計(jì)算型工作中利用并發(fā)來提高性能。多線程也可以用于區(qū)別各種任務(wù),以便可以將優(yōu)先權(quán)分配給更多時(shí)間敏感的流量,如語音、視頻或關(guān)鍵數(shù)據(jù)。而公認(rèn)的基于軟件的多線程技術(shù),如任務(wù)切換和基于軟件的線程調(diào)度已經(jīng)存在了相當(dāng)一段時(shí)間,很少有人知道基于硬件的多線程的歷史?;谟布亩嗑€程技術(shù)其實(shí)已經(jīng)存在了相當(dāng)長一段時(shí)間,其實(shí)現(xiàn)可以追溯到20世紀(jì)60年代的CDC6600。在CDC6600電腦中,10個(gè)硬件線程被用來保證從I/O處理器到約16個(gè)外圍設(shè)備的響應(yīng)時(shí)間。這個(gè)例子的處理器運(yùn)行速度遠(yuǎn)遠(yuǎn)超過了許多I/O設(shè)備,是一個(gè)充分利用多線程優(yōu)勢的典型應(yīng)用,因?yàn)榭臻e處理時(shí)間可以被從線程到線程切換的有益工作所取代。在70年代,Denelcor HEP機(jī)是在CPU內(nèi),而不是在I/O實(shí)際執(zhí)行線程切換。類似上例,最終結(jié)果是每個(gè)周期的指令(IPC)有了顯著改善。之后10年推出的其他幾個(gè)系統(tǒng)和學(xué)術(shù)研究進(jìn)一步展示了硬件多線程的好處。
本文引用地址:http://m.butianyuan.cn/article/151058.htm今天的市場上有許多多線程處理器。英特爾公司已經(jīng)利用其超線程技術(shù)將該技術(shù)引入高端計(jì)算應(yīng)用領(lǐng)域。此外,其他許多SoC制造商,如Broadcom、Lantiq、Mobileye、NetLogic Microsystems、PMC-Sierra、Ralink Technology和Sigma Designs也交付了上百萬個(gè)采用多線程處理器的產(chǎn)品。許多這樣的SoC都采用了基于業(yè)界標(biāo)準(zhǔn)MIPS架構(gòu)的多線程MIPS32 34K系列內(nèi)核或多線程、多處理MIPS32 1004K一致處理系統(tǒng)(CPS)。目前硬件多線程已經(jīng)成為主流應(yīng)用,并越來越被視為SoC設(shè)計(jì)中實(shí)現(xiàn)最佳性能的有效方法。
用多線程提高流水線利用率
如前所述,增加一個(gè)給定單線程處理器的IPC數(shù)量是一個(gè)主要目標(biāo)。通常情況下,即使是非常高性能的處理器也有大量時(shí)間閑置,目的是等待數(shù)據(jù)到達(dá)。常見的情況是,帶有共享存儲(chǔ)系統(tǒng)先進(jìn)處理器需花50%的時(shí)間等待數(shù)據(jù)在緩存未中(cache miss)后返回。此數(shù)據(jù)檢索的等待時(shí)間可能會(huì)持續(xù)幾十個(gè)周期,在極端情況下甚至是數(shù)百個(gè)周期。無論數(shù)量多少,處理器在此期間做的都是無效工作。多線程處理器可以在多個(gè)線程之間切換以利用這些閑置的周期。這些周期現(xiàn)在可以用來自其他線程的有用指令填滿,從而避免未使用的周期白白浪費(fèi)。這最終將獲得更好的流水線利用率并提升系統(tǒng)的吞吐量。
確保線程切換效率的一個(gè)關(guān)鍵環(huán)節(jié)是怎樣進(jìn)行線程相關(guān)信息或語境的管理。當(dāng)映射到一個(gè)線程時(shí),每個(gè)任務(wù)都有相關(guān)的上下文信息,如程序計(jì)數(shù)器和寄存器信息子集,這些信息是以硬件加載和更新的。在單線程處理器中,由于處理器在線程之間切換,這些上下文必須導(dǎo)入(swapped in)或?qū)С?。?dāng)在線程之間變換時(shí),需要有與保存和恢復(fù)操作有關(guān)的額外處理。這種負(fù)擔(dān)可能會(huì)變得非常繁重,尤其是采用高語境(high context)切換。多線程處理器支持由每個(gè)硬件支持的線程的完整上下文存儲(chǔ),無需保存和恢復(fù)操作。這種機(jī)制支持切換線程或上下文的零周期開銷。
圖1顯示了多線程是如何提高流水線利用率的基本機(jī)制。在這種情況下,在不同的時(shí)間點(diǎn)有三個(gè)線程出現(xiàn)了緩存未中。在這些線程暫停(stall)期間,其他線程在同一條流水線上做著有用的工作,從而增加了IPC。
MIPS多線程技術(shù)
MIPS科技的多線程技術(shù)基于兩個(gè)層次框架,涉及虛擬處理單元(VPE)和線程上下文(TC),支持每個(gè)周期的線程切換。每個(gè)多線程內(nèi)核多達(dá)可支持兩個(gè)VPE,它們共享其他硬件資源中的一條流水線。不過,由于每個(gè)VPE可以有自己針對高速緩存的轉(zhuǎn)換后備緩沖器(Translation Look-aside Buffer,TLB),因此它們都可作為針對一個(gè)SMP Linux操作系統(tǒng)的兩個(gè)獨(dú)立處理器出現(xiàn)。對于更細(xì)粒度的線程處理應(yīng)用,每個(gè)VPE可以支持多個(gè)TC。這些TC共享一個(gè)執(zhí)行單元,但各有各的程序計(jì)數(shù)器和內(nèi)核寄存器文件,以便每個(gè)TC都可以處理來自軟件的線程。34K內(nèi)核多達(dá)可以支持分配在兩個(gè)VPE上的九個(gè)TC,在運(yùn)行時(shí)進(jìn)行優(yōu)化和分區(qū)。利用最小的芯片面積可執(zhí)行MIPS多線程功能。
評論