由外部總線訪問(wèn)MPC5554的內(nèi)部存儲(chǔ)器
2.1 內(nèi)部存儲(chǔ)空間地址編碼
當(dāng)EBI被配置為外部主機(jī)模式時(shí),外部主機(jī)可以通過(guò)總線訪問(wèn)內(nèi)部的存儲(chǔ)空間。MPC5554,內(nèi)部地址總線是32位,但外部地址總線只有24位,需要通過(guò)特殊的解碼方式來(lái)將24位地址總線擴(kuò)展為32位。EBI模塊將外部總線的ADDR[8:11]這4位進(jìn)行解碼,作為內(nèi)部總線ADDR[O:11]的12位。解碼的規(guī)則為:
①當(dāng)外部地址總線的ADDR[8]=O時(shí),EBI忽略外部數(shù)據(jù),無(wú)效地址。
②當(dāng)外部地址總線的ADDR[8]=1時(shí),ADDR[9:11]用來(lái)選擇為Flash存儲(chǔ)地址的區(qū)塊;匹配則進(jìn)入該區(qū)塊,不匹配則返回總線錯(cuò)誤標(biāo)志。
外部主機(jī)模式下具體的地址譯碼如表1所列。
2.2 外主模式下外部主機(jī)在內(nèi)存儲(chǔ)器上讀寫(xiě)數(shù)據(jù)
外部主機(jī)在得到總線控制權(quán)后,通過(guò)拉低TS位來(lái)初始化對(duì)內(nèi)存儲(chǔ)器的操作。如2.1節(jié)所示,當(dāng)?shù)刂肪€上的信號(hào)匹配時(shí),即可訪問(wèn)內(nèi)存儲(chǔ)器空間,訪問(wèn)結(jié)束于TA信號(hào)或TEA信號(hào)出現(xiàn)。TA信號(hào)為正常結(jié)束信號(hào),TEA信號(hào)則表示有總線上的錯(cuò)誤。圖2為外部主機(jī)讀數(shù)據(jù)流程,圖3為外部主機(jī)讀數(shù)據(jù)時(shí)序。
圖4和圖5為外部主機(jī)寫(xiě)數(shù)據(jù)的流程和時(shí)序,與讀數(shù)據(jù)時(shí)的大體類(lèi)似。但需要注意的是,規(guī)定外主訪問(wèn)的最小延遲是3個(gè)總線周期,在實(shí)際系統(tǒng)中還需要根據(jù)具體訪問(wèn)的存儲(chǔ)器塊來(lái)決定。
評(píng)論