新聞中心

EEPW首頁 > 手機與無線通信 > 設計應用 > 基于固態(tài)存儲技術的DRFM設計

基于固態(tài)存儲技術的DRFM設計

作者: 時間:2011-05-23 來源:網絡 收藏

的高速DAC擬采用美信公司的高速DAC——MAX5887。MAX5887是先進的14位、500MS/s數(shù)/模轉換器(DAC),用于滿足要求性能苛刻的信號合成應用。該DAC工作于3.3 V單電源,提供優(yōu)越的動態(tài)性能,如76 dBc的無雜散動態(tài)范圍(SFDR)(Fout=30 MHz時)。MAX5887具有集成的1.2 V帶隙基準和控制放大器,以保證高精度和低噪聲特性。此外,單獨的基準輸入允許用戶外接基準,以獲得最大的靈活性和提高增益精度。該為提高D/A轉換器的性能,采用精密的、低壓差、微功耗電壓基準、溫度系數(shù)低至5 ppm/℃(最大值)的MAX6161來為MAX5 887提高參考。
2.3 模塊設計
數(shù)字射頻器的一個難點就是實現(xiàn)大容量高速數(shù)據(jù)的與讀取。而電子硬盤在存儲容量和存取速度方面都能滿足該設計的需求。電子硬盤卡以FPGA為控制核心,以FLASH為存儲介質,板上采用兩片型號為XC3S5000 FPGA,每片F(xiàn)PGA控制36片NAND FLASH,其結構如圖4所示。每片F(xiàn)LASH128 MB,合計約9.2 GB容量。

本文引用地址:http://m.butianyuan.cn/article/156272.htm

d.jpg


外部數(shù)據(jù)流以LVDS的方式通過C96接口傳入固態(tài)電子硬盤,以I/O方式把數(shù)據(jù)從固態(tài)電子硬盤讀出。兩片F(xiàn)PGA之間通過普通I/O互聯(lián),A片F(xiàn)PGA負責數(shù)據(jù)接收以及兩片F(xiàn)PGA之間的數(shù)據(jù)分配。這樣就解決了存取速度和存儲容量的問題。

3 結語
本文采用PXIE的模塊化設計,在工程應用領域具有更大的靈活性,系統(tǒng)完成了包括中頻信號采集模塊、中頻信號還原模塊和固態(tài)存儲模塊等電路的設計。中頻采集模塊采用6路采樣率為250 MHz、采樣精度為14位的高速A/D進行采樣,中頻還原模塊采用6路采樣率為500 MHz、精度為14位的高速DAC進行數(shù)/模轉換。為了提高存取速度和存儲深度,系統(tǒng)采用了固態(tài)電子硬盤作為存儲介質。與傳統(tǒng)的相比,
PXIE的應用使系統(tǒng)具有更高的靈活性,可以在對其中的一個或幾個模塊進行單獨更換或改進,具有更高的通用性。固態(tài)存儲的應用,大大提高了系統(tǒng)的存取速度,為進一步提高的性能提供了重要參考和奠定了堅實的基礎。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區(qū)

關閉