新聞中心

EEPW首頁 > 消費電子 > 設計應用 > 嵌入式處理器MPC8272與外設的息線適配

嵌入式處理器MPC8272與外設的息線適配

作者: 時間:2009-02-26 來源:網(wǎng)絡 收藏

圖7中,TA_N是的數(shù)據(jù)傳輸確認信號,低電平有效,而DSP HPI接口數(shù)據(jù)準備好信號HRDY高電平有效,因此須反向;雙口RAM忙指示信號(即數(shù)據(jù)未準備好)BUSY_N低電平有效,須反向;OLED_RDY_N是當外部總線為100 MHz時(SCLK為100MHz外部總線時鐘輸入),插入cnt=100個時鐘周期(等待狀態(tài)為1μs)后的數(shù)據(jù)準備好信號,低電平有效。功能模塊RDY_N的相關VHDL描述如下:

這里由于采用了CPLD芯片,因此只需修改VHDL程序中參數(shù)cnt的值,就可方便地調(diào)整等待狀態(tài)的時長,如O.5 μs、2μs、3μs、4μs等,使用非常簡單、快捷。定制固定1 Mbps總線速率時,只需將該片選的cnt值設為100,即等待狀態(tài)時長為1μs。

4 總 結(jié)
內(nèi)存控制模塊和總線外部TA數(shù)據(jù)傳輸確認輸人信號,為其與常用和慢速通信的時序匹配設計提供了方便。本文給出了與各種的時序匹配方法。該方法提高了的總線效率和數(shù)據(jù)傳輸?shù)姆€(wěn)定性及可靠性,并已在實際工程應用中正常使用,具有很強的適用性和通用性。

linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)
電能表相關文章:電能表原理

上一頁 1 2 3 下一頁

評論


相關推薦

技術(shù)專區(qū)

關閉