新聞中心

EEPW首頁 > 消費(fèi)電子 > 設(shè)計(jì)應(yīng)用 > 嵌入式處理器MPC8272與外設(shè)的息線適配

嵌入式處理器MPC8272與外設(shè)的息線適配

作者: 時(shí)間:2009-02-26 來源:網(wǎng)絡(luò) 收藏
是Motorola公司2004年推出的第2代PowerQUICC通信。該通信采用MPC603e核心,核心處理器工作頻率達(dá)400 MHz,外部總線工作頻率達(dá)100 MHz,總線支持32位地址,64位數(shù)據(jù)位寬操作。另外該通信處理器內(nèi)嵌一個(gè)32位RISC處理器的通信處理模塊,集成有MAC、FCC、SMC、ATM、HDLC、UART、T1、USB、PCI等設(shè)備通信接口,以及1個(gè)60x總線接口連接通用外圍設(shè)備,非常適用于通信控制領(lǐng)域的應(yīng)用。

1 通信處理器讀寫時(shí)序
總線對(duì)外部器件的讀、寫訪問是通過存儲(chǔ)器控制模塊來實(shí)現(xiàn)的,存儲(chǔ)器控制模塊生成8個(gè)外部存儲(chǔ)器地址空間片選信號(hào)CSO~CS7,每個(gè)片選信號(hào)對(duì)應(yīng)2個(gè)主要控制寄存器BR和OR,用它們來定義片選信號(hào)所定義的地址空間和對(duì)等待狀態(tài)數(shù)、讀寫選通信號(hào)的建立時(shí)間、激活時(shí)間、保持時(shí)間等的設(shè)置。MPC8272對(duì)外部器件數(shù)據(jù)讀、寫時(shí)序如圖1、圖2所示。其中tc是外部總線工作時(shí)鐘Clock的時(shí)鐘周期,tRC和tWC分別是讀寫指令周期,tW是讀寫指令周期內(nèi)插入的Clock時(shí)鐘周期。當(dāng)不使用外部輸入信號(hào)TA(數(shù)據(jù)傳輸確認(rèn)信號(hào))時(shí),插入的時(shí)鐘周期數(shù)由0R寄存器的SCY值確定,其值最大為15個(gè)時(shí)鐘周期;當(dāng)使用外部輸入信號(hào)TA時(shí),插入的時(shí)鐘周期數(shù)由其確定;當(dāng)輸入信號(hào)TA變低時(shí)(即數(shù)據(jù)準(zhǔn)備好時(shí)),處理器即可完成此次數(shù)據(jù)的讀寫操作。
MPC8272的外部總線工作頻率可達(dá)100 MHz。當(dāng)讀寫指令周期不插入時(shí)鐘周期時(shí),其外部總線指令周期為2個(gè)時(shí)鐘周期――20 ns,外部總線速率最高可達(dá)(50×N)Mbps(其中N為總線數(shù)據(jù)位寬)。該速率對(duì)于一般通用來說是很高的,需調(diào)整OR寄存器的SCY值以降低總線速率與進(jìn)行讀寫操作。插入最大15個(gè)時(shí)鐘周期時(shí),外部總線指令周期最大為17個(gè)時(shí)鐘周期――170 ns,此時(shí)外部總線速率最低為(5.8×N)Mbps,該速率滿足常用外設(shè)的總線讀寫要求。對(duì)于通信的一些特殊外設(shè),如交換網(wǎng)絡(luò)電路MT90826、雙口RAM IDT71V321、數(shù)字信號(hào)處理器TMS320VC5416等接口,需采用處理器MPC8272的外部數(shù)據(jù)傳輸確認(rèn)信號(hào)TA并設(shè)計(jì)相應(yīng)的外部硬件等待邏輯電路進(jìn)一步降低總線速率或動(dòng)態(tài)插入任何數(shù)目的等待時(shí)鐘周期tW,以避免數(shù)據(jù)讀寫沖突,提高處理器總線效率和數(shù)據(jù)傳輸可靠性。

本文引用地址:http://m.butianyuan.cn/article/167060.htm

2 外設(shè)讀寫時(shí)序分析
作為語音通信產(chǎn)品,處理器主要外設(shè)的工作是:話音交換矩陣完成話音交換;DSP完成DTMF收發(fā)號(hào)、FSK來電號(hào)碼顯示以及會(huì)場(chǎng)話音融合等;雙口RAM完成處理器與其他處理器間的數(shù)據(jù)通信;顯示器用于參數(shù)設(shè)置或功能顯示等。各外設(shè)的總線接口具有讀、寫周期長(zhǎng)且不確定等特點(diǎn),不能直接與MPC8272總線連接,需設(shè)計(jì)相應(yīng)的外部硬件電路以滿足外設(shè)的讀寫時(shí)序要求。以下分別對(duì)各外設(shè)接口進(jìn)行介紹。
MT90826是卓聯(lián)公司開發(fā)的4 096×4 096通道無阻塞大型話音交換矩陣電路,支持2.048 Mbps、4.096 Mbps、8.192Mbps和16.384.Mbps等ST―BUS格式數(shù)據(jù)流。電路采用順序?qū)懭肟刂谱x出交換機(jī)理,每個(gè)輸出通道對(duì)應(yīng)一個(gè)連接寄存器。處理器通過在輸出通道的連接寄存器中寫入輸入通道的地址,完成輸入與輸出通道話音數(shù)據(jù)流的交換。嵌入式處理器對(duì)MT90826的讀寫操作是否完成,可通過MT90826的數(shù)據(jù)傳輸確認(rèn)信號(hào)DTA指示,其時(shí)序如圖3所示。當(dāng)DTA信號(hào)在片選周期內(nèi)由高變低后,表示嵌入式處理器可以結(jié)束本次總線的讀寫操作了。tAKD時(shí)間長(zhǎng)短并不確定,其最大值為240 ns,最小值為0。

linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)
電能表相關(guān)文章:電能表原理

上一頁 1 2 3 下一頁

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉