新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > 視頻VGA信號分配及傳輸發(fā)送端電路設計

視頻VGA信號分配及傳輸發(fā)送端電路設計

作者: 時間:2011-02-24 來源:網(wǎng)絡 收藏
3.2 VGA信號接收端

本文引用地址:http://m.butianyuan.cn/article/179662.htm

  EL9111是三通道差分接收器和均衡器,含有三個高速差分接收器,具有5個可編程的電極。EL9111帶寬為150 MHz,均衡長度由一個單獨引腳上的電壓設定。EL9111有兩個邏輯輸入引腳(ENBL)和開關增益(X2)。邏輯電路的邏輯基準管腳(VREF)的電勢之上都有1.1V的額定門限。在多數(shù)應用中,芯片工作在+5 V,0 V,-5 V的供電系統(tǒng)中,邏輯值在0~+5 V之間。EL9111的特點是共模譯碼,可對水平和垂直方向上的信息進行譯碼,該信息由EL4543的三個差分輸入端譯碼,因此僅用三對電纜,就可完整地傳輸RGB視頻信號和相關的同步信息,如圖5所示。


  EL9115是三路模擬延遲線,可對三個信號提供斜率補償。EL9115對由典型的CAT-5電纜(每對電線有不同的電長度)引入的斜率,可提供非常好的補償。EL9115總延遲為62 ns,可在每個通道上設置2 ns的步長。EL9115延遲時間由延遲寄存器內8 b數(shù)據(jù)決定,延遲寄存器的數(shù)據(jù)格式為:0abVWXYZ。當ab=01時,表示紅色寄存器,當ab=10時,表示綠色寄存器當ab=11時,表示藍色寄存器。延遲寄存器的數(shù)據(jù)乘以步長即為延遲的總時間。如表1所示。


  延遲寄存器數(shù)據(jù)由外部AVR單片機程序設置(圖5中未畫出),NSEnable,SCLOCK,SDATA三個引腳和單片機的三個引腳構成串行總線通信,通信時序如圖6所示。


  通信的模擬程序如下:


  4 結語

  當頻率較高或有較大負載時,內部功耗引發(fā)芯片溫度升高,EL4543的驅動能力將受到限制。EL4543的模片最高為125℃,因此設計線路板時應做好芯片的散熱工作。同時,傳輸視頻信號時,PCB上要有一個“健康”的接地平面,接地端必須靠近輸入端,以使輸入電容最小;而接地平面應盡量遠離信號輸入端,以防止負載和電源電流流入輸入接點。采用此系統(tǒng)設計要做好相關的電磁干擾(EMI),才能實現(xiàn)設計的功能。


上一頁 1 2 下一頁

關鍵詞:

評論


相關推薦

技術專區(qū)

關閉