CPCI總線在數(shù)字化電臺(tái)中的設(shè)計(jì)
4 PCI總線二次側(cè)的連接
PCI總線信號(hào)經(jīng)過(guò)橋接,在PCI2050的二級(jí)總線側(cè)提供了標(biāo)準(zhǔn)的次級(jí)PCI總線接口信號(hào),它們符合PCI總線規(guī)范的定義,同CPCI底板上的相應(yīng)信號(hào)的定義也是相同的。但根據(jù)CPCI規(guī)范和PCI2050手冊(cè)的要求,這些信號(hào)線需要經(jīng)過(guò)適當(dāng)?shù)恼{(diào)理后才能與相應(yīng)的CPCI J1、J2連接器的對(duì)應(yīng)信號(hào)連接。 本文引用地址:http://m.butianyuan.cn/article/181072.htm
① 根據(jù)CPCI規(guī)范的要求,為了減小單板上的CPCI總線的信號(hào)線分支(stub)對(duì)總線的影響,必須對(duì)總線信號(hào)進(jìn)行串聯(lián)電阻匹配。PCB的布線特征阻抗應(yīng)設(shè)計(jì)為65Ω±10%,匹配電阻阻值為10Ω。需要加串聯(lián)匹配電阻的信號(hào)包括:AD0~AD31、C/BE0#~C/BE3#、PAR、FRAME#、IRDY#、TRDY#、STOP#、LOCK#、DEVSEL#、PERR#、SERR#、RST#以及INTA#、INTB#、INTC#、INTD#。而且,從接插件J1或J2到PCI2050相應(yīng)管腳,總的信號(hào)線長(zhǎng)度要小于63.5mm(2.5英寸)。其中,從接插件插針到串聯(lián)電阻的PCB連線長(zhǎng)度小于15.2mm(0.6英寸)。所以,對(duì)上述信號(hào)在實(shí)際中使用10Ω排阻作為端接終端電阻進(jìn)行串聯(lián)的匹配。
② 在CPCI總線的設(shè)計(jì)中,對(duì)于GNT#0~GNT#6、REQ#0~REQ#6和二級(jí)時(shí)鐘輸出SCLKOUT0~SCLKOUT6等引腳根據(jù)CPCI規(guī)范對(duì)系統(tǒng)卡的要求,也需要加上相應(yīng)的10Ω端接終端電阻。
③ 根據(jù)規(guī)范要求,對(duì)CPCI總線接口來(lái)說(shuō),對(duì)系統(tǒng)卡的一些PCI信號(hào)輸出需要進(jìn)行上拉,且上拉電阻必須被放置在端接終端電阻靠近CPCI J1、J2連接器的一側(cè)上??梢栽?a class="contentlabel" href="http://m.butianyuan.cn/news/listbylabel/label/設(shè)計(jì)">設(shè)計(jì)時(shí)對(duì)PCI2050的二級(jí)總線側(cè)的相應(yīng)信號(hào)通過(guò)8.2kΩ電阻上拉。需要上拉的電阻包括:FRAME#、IRDY#、TRDY#、STOP#、LOCK#、DEVSEL#、PERR#、SERR#、RST#、INTA#、INTB#、INTC#、INTD#、GNT#0~GNT#9、REQ#0~REQ#9等。
④ 對(duì)于二級(jí)時(shí)鐘輸出,PCI2050的二次側(cè)有10個(gè)時(shí)鐘輸出S_CLKOUT[0..9],這些時(shí)鐘輸出可以通過(guò)相關(guān)寄存器分別使能。同時(shí),為了保證PCI2050的二級(jí)PCI總線時(shí)鐘和其他時(shí)鐘輸出同步,應(yīng)將S_CLK引腳經(jīng)一個(gè)75Ω電阻反饋到S_CLKOUT9引腳,如圖1所示。
圖1 PCI2050的時(shí)鐘連接
⑤ PCI2050提供的JTAG邊界掃描接口TDI、TDO、TMS、TCLK、TRST#,這些引腳可以與CPCI規(guī)范定義的J1連接器上的相應(yīng)引腳直接連接。
評(píng)論