高可靠性的可編程電源管理解決方案
圖1中的最后一個分立集成電路塊是看門狗定時器。如果主程序沒有對監(jiān)視器進行定期服務,這個定時器件觸發(fā)系統(tǒng)復位。其目的是將系統(tǒng)從暫停狀態(tài)恢復為正常運行。
電源,復位和看門狗定時器應用需求是多種各樣的,這導致元件供應商提供大量的分立數字和混合信號元件,以幫助設計人員應對電源管理的挑戰(zhàn)。但是,如果采用分立電壓.,復位和定時器電路會增加印刷電路板布局的復雜性,并提高成本。
由于板級寄生作用和電源的開關,電壓波動是正常的電源特性,削減成本的措施之一是使用不太精確、成本更低的電壓.件。然而,變化超過1%的廉價.閾值會降低系統(tǒng)的電源紋波容差,并導致復位條件比實際需要的多。在一些設計中,另一個降低成本的措施是不監(jiān)測所有的電壓幅度,期望在正常工作期間,DC/DC轉換器沒有故障。這雖然降低了成本,可靠性卻沒有保障。
電路板的變化迫使設計人員重新設計電源管理電路,每次設計都要使用各種元器件。使用功能固定的分立集成電路的重新設計常常意味著要備有更多合格的元件,這將帶來很大的庫存量。
許多電源管理電路設計存在著固有的缺點,因而設計者萌生了將復雜可編程器件與高精度模擬電路集成在同一器件上的想法。可編程器件為狀態(tài)機或布爾邏輯描述的各種邏輯時序提供了靈活性。精確可編程斷點的改進型閾值.使同一芯片可用于更廣泛的電源監(jiān)控應用。總之,可編程的電源管理集成電路使具有普遍性的電源管理解決方案實現標準化 .
可編程電源管理集成電路實例
萊迪思半導體的Power Manager II是高集成度的產品,提升了許多板級監(jiān)控集成電路的精確性。這些電源管理器件將精密故障監(jiān)測電路、 CPLD和ADC/DAC電路集成在同一器件中。例如, Power Manager II中的一個產品可監(jiān)控多達六個電源,并提供七個數字輸出,其中兩個輸出可配置成高電壓MOSFET驅動器,另外五個輸出可配置成輸入。它還有兩個通用數字輸入端,可用于其他控制功能(圖3)。通過使用具有四個可編程定時器的可編程邏輯器件塊,該器件可以產生CPU復位信號,包括脈沖延伸和電源故障中斷信號。
這種電源管理集成電路取代了如前所述的三個電壓.、復位發(fā)生器和看門狗定時器電源管理集成電路,且成本較低。在某些情況下,甚至取代兩個分立集成電路就可能會得到一個更經濟的設計。電源管理集成電路的高集成度特性不但有助于節(jié)省時間和經費,還可用于多種設計。
Power Manager II POWR607器件的6個電壓.(VMON)都是獨立可編程的。斷點比較器提供192可編程點,整個范圍為0.667V到5.811V。當電源關閉之后,每個都提供一個75mV零檢測選擇,以確定電源輸出是否已經衰退到無效的情況。如果被監(jiān)測的電壓大于斷點設置,每個比較器輸出一個邏輯高電平至可編程器件塊。比較器提供設定點的滯回約1%,以減少由電路板引入的輸入噪聲造成的誤觸發(fā),以及由于開關電源而引起的正常電源紋波。過電壓和欠電壓電壓斷路點是可編程的,反映了被管理的DSP/FPGA/微機的容差。每一個電壓.提供一個數字濾波器,可以延時比較器的輸出,以避免假的觸發(fā)條件。針對CPU的看門狗定時器功能,該器件提供一個內置的振蕩器和可編程定時器電路,設定時序間隔范圍為32微秒到2秒。
實際應用證實了Power Manager II器件對從事數字系統(tǒng)設計工程師和模擬電源設計者都頗具吸引力。該器件提供一個簡單的軟件可編程接口,通過一個示意框圖允許設計者用對話框配置模擬塊,通過一個方程構造器就能夠容易地構建復位時序。該器件提供了在系統(tǒng)可編程(ISP)的JTAG接口,并可訪問標準的JEDEC的文件格式。當器件已安裝在電路板上時,可通過ISP接口對電路的功能進行修改或升級。通過JTAG鏈,它比傳統(tǒng)的分立集成電路有更好的可見度。
可重復編程電源管理器的概念有助于加速修改已有的電路板,減輕修改設計的負擔。通過集成大多數電源管理應用中采用的分立集成電路,可編程電源管理芯片不但提供更好的靈活性,還降低了元器件材料成本。
評論