基于TPS6211X的FPGA高效電源設(shè)計(jì)
3 應(yīng)用和實(shí)現(xiàn)
與LDO(線性穩(wěn)壓)型電源器件不同,TPS6211X系列器件是DC/DC(開(kāi)關(guān)型)型的電壓轉(zhuǎn)換器。開(kāi)發(fā)手持式測(cè)試儀表中,ARM和FPGA是兩個(gè)主要器件,ARM作為主控器件,承載操作系統(tǒng),負(fù)責(zé)全局任務(wù)的調(diào)度和電源管理,FPGA作為主要的運(yùn)算單元,是消耗電能的主要模塊,因此做好FPGA模塊的電源管理可明顯改善系統(tǒng)性能。
3.1 FPGA器件簡(jiǎn)介及其電源配置分析
在研制的手持式測(cè)試儀中,采用Cyclone III EP3C40_780的FPGA器件。Cyclone III FPGA是Altera Cyclone系列的第三代產(chǎn)品。CycloneIII FPGA系列前所未有地同時(shí)實(shí)現(xiàn)了低功耗、低成本和高性能,進(jìn)一步擴(kuò)展了FPGA在成本敏感領(lǐng)域中的應(yīng)用。
FPGA器件內(nèi)核電壓和I/O,電壓的上電時(shí)序應(yīng)遵循一定的順序,即內(nèi)核上電時(shí)間不遲于I/O上電時(shí)間。雖然Cy-cloneIII FPGA系列器件對(duì)此無(wú)特殊要求,但遵循一定的上電條件是有益的,例Altera公司的Cyclone III必須讓VC-CINT電源在3~9 ms(快速上電模式)或50~200 ms(標(biāo)準(zhǔn)上電模式)內(nèi)上電,而TPS6211X系列器件的典型的啟動(dòng)時(shí)間為1 ms(1 MHz),完全滿足此要求。
在所有代碼編譯完成之后,利用Quartus II開(kāi)發(fā)平臺(tái)計(jì)算其內(nèi)部資源的使用情況并估算功耗:1.2 V/3 A(內(nèi)核電壓和PLL所需數(shù)字電壓),2.5 V/1 A(PLL所需模擬電壓),3.3V/1 A(I/O電壓)。
3.2 方案的選擇
在手持式測(cè)試儀中,選用7.2 V鋰電池供電,這一屬性是選擇TPS6211X系列電源器件的主要原因。有兩種電源管理方案可供選擇,如表2所示。
3.3 電路實(shí)現(xiàn)
根據(jù)選擇的方案2以及TPS6211x的數(shù)據(jù)手冊(cè),電路連接如圖3和圖4所示。兩個(gè)電路中的電感、電容、電阻均采用貼片型封裝,可最大程度減少PCB面積。電感的直流電阻越小越好(幾十毫歐),飽和電流須高于最大輸出電流,由此選擇電源型電感,以減少熱損耗;輸入端電容可采用無(wú)極性的陶瓷電容,輸出端電容應(yīng)采用極性鉭電容,電容的耐壓值最好在16 V之上,可保證輸出電流的單向性和較好的紋波特性。圖3中的器件引腳FB是輸出電壓反饋端,以調(diào)整輸出電壓精度,其外接電阻分壓網(wǎng)絡(luò)中的R3和R4的阻值精度應(yīng)在5%以上才能得到合適精度的輸出電壓,R3、R4的關(guān)系如下:
式中:VFB是1.153 V,只要給定R4和所需的輸出電壓Vo就可確定R3。此外,為了器件更好地工作,R3和R4之和應(yīng)該處在400 kΩ-1 MΩ之間。由TPS62110得到2.5 V的電路與圖3相似,其反饋端電阻網(wǎng)絡(luò)的阻值選擇按照式(1)可得到。由TPS62112得到5 V的電路與圖4相似,不再重復(fù)。
需要注意:系統(tǒng)中電源器件的輸出電流較大,所以其散熱端PowerPAD要與PCB的銅板有良好接觸。當(dāng)系統(tǒng)某一電壓需要較大的驅(qū)動(dòng)電流時(shí),可以采用并聯(lián)的方法滿足要求。在研制的手持式測(cè)試儀中FPGA需要電源為1.2 V/3 A,2.5V/1 A,3.3 V/1 A,于是可以將兩路TPS62110并連。得到最大3.6 A的驅(qū)動(dòng)電流,實(shí)踐證明是完全可行的。這種做法不僅可滿足FPGA器件的需求.還能為系統(tǒng)的其他模塊提供一部分支持。
4 結(jié)語(yǔ)
雖然作為手持設(shè)備能量來(lái)源的鋰電池的容量越來(lái)越大,但隨著功能的完善,手持設(shè)備的總功耗也在不斷增加,而鋰電池容量的能量體積比是有限的,這就要求不斷提高電源器件的轉(zhuǎn)換效率和改善電源管理方案。這里的TPS6211X電源轉(zhuǎn)換器件在系統(tǒng)里穩(wěn)定,能夠?yàn)镕PGA器件提供良好的電壓支持,達(dá)到了預(yù)期的目標(biāo)。
評(píng)論