新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 基于AD9268的短波接收全數(shù)字傳輸結構

基于AD9268的短波接收全數(shù)字傳輸結構

作者: 時間:2010-06-30 來源:網絡 收藏

2 高速大量化位數(shù)的C
公司(Analog Device)推出的就是一款可以滿足系統(tǒng)需求的高速高量化位數(shù)的ADC。
圖3所示是AD芯片的功能結構框圖。該器件對于雙路雙通道輸入信號可以并行進行高速的采樣量化,顯然,當輸入為正交I、Q信號時,它可以在采樣率不變的條件下,獲得更高的信號無失真帶寬。


該器件的數(shù)字信號量化數(shù)據(jù)位為16 bit,同源時鐘和信號以差分線的形式輸出,從而保證了輸出信號優(yōu)良的信號完整性。
芯片通過SPI接口進行工作模式參數(shù)寄存器的配置。值得一提的是,該芯片還提供有多片之間的同步接口,這就為系統(tǒng)進行多通道的信號測向處理做好了伏筆。
AD的主要技術指標如表1所列。通過表1可見,該芯片的主要指標十分出色,能夠滿足復雜信號條件下的信號接收。使用該芯片足以實現(xiàn)系統(tǒng)對頻段的采樣完全覆蓋。


AD9268芯片的管腳兼容CMOS/LVDS/LVPECL等電平。模擬、數(shù)字均使用1.8 V供電。芯片典型功耗為750 mW,實驗室測試最大功耗為875 mW。

3 時鐘產生單元
對于光纖通信系統(tǒng)來說,數(shù)據(jù)時鐘的準確性和穩(wěn)定性是十分重要的,試驗證明,它會直接影響信號的誤碼率。ICS8442是由ICS (Inte-grated Circuit Systems,Ine)推出的一款具有很好頻綜性能的集成芯片。
ICS8442芯片的主要功能是將普通晶振的時鐘信號轉換為高穩(wěn)定的差分電平時鐘信號。輸出頻率范圍從31.25 MHz~700 MHz。
圖4所示是ICS8442的內部結構框圖。該芯片可對輸入時鐘進行相位鎖定和頻率綜合,并可通過控制接口實現(xiàn)不同輸出電平制式的切換。
輸出頻率可通過控制寄存器M、N進行設置,ICS8442使用3.3 V電源,最大功耗為500 mW。



關鍵詞: 9268 AD 短波 傳輸

評論


相關推薦

技術專區(qū)

關閉