新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于IP核的FIR低通濾波器的設(shè)計與實現(xiàn)

基于IP核的FIR低通濾波器的設(shè)計與實現(xiàn)

作者: 時間:2012-11-08 來源:網(wǎng)絡(luò) 收藏
仿真以后,此信號經(jīng)過截止頻率為500Hz 的濾波以后,1000Hz 和2000Hz 的高頻正弦波均被較好的濾除了。濾波前后的時域波形圖如圖3 所示。圖4 是濾波前后信號的頻譜圖。可以看出,此16階的濾波器濾波性能符合要求。

圖4 濾波前后頻譜圖

3.結(jié)果分析

圖5 RTL仿真波形

仿真通過以后,再運行Signal Compiler 將此模型轉(zhuǎn)換成RTL 寄存器傳輸級的VHDL 硬件描述語言。再用Modelsim 軟件進行寄存器傳輸級仿真。仿真結(jié)果如圖5 所示。

本文引用地址:http://m.butianyuan.cn/article/189776.htm

可以看出,經(jīng)過對轉(zhuǎn)換后的VHDL 語言進行時序仿真,濾波效果良好,進一步驗證了模型的正確性。在此基礎(chǔ)上,調(diào)用QuartusII 軟件進行邏輯綜合與適配,最終在Cyclone II 系列EP2C35F672C8 芯片上獲得了最高響應(yīng)速度為151.88MHz 的高速 。資源使用情況:邏輯單元1347 /33216(4%),全部組合邏輯872/33216(3%),專業(yè)邏輯寄存器1231/33216(4%),引腳29 /475(6%),總存儲位41160/483840(9%)。

4.結(jié)論

濾波器的設(shè)計與FPGA 高速實現(xiàn)一直是信號處理領(lǐng)域研究的熱點,本文利用FIR 有限沖擊響應(yīng)濾波器IP 核,設(shè)計了截止頻率為500Hz 的FIR 低通濾波器,在Simulink 中建立了仿真模型并進行了仿真。最終在EP2C35F672C8 型號FPGA 上得到了最高響應(yīng)頻率為151.88MHz 的高速FIR 低通濾波器。設(shè)計效率和濾波器性能得到了極大的提高。


上一頁 1 2 3 下一頁

關(guān)鍵詞: FIR IP核 低通濾波器

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉