如何實(shí)現(xiàn)FPGA到DDR3 SDRAM存儲(chǔ)器的連接
延時(shí)鎖定環(huán)路(DLL)在整個(gè)PVT范圍內(nèi)將相位保持在一個(gè)固定位置。DLL模塊的相位比較器用于將兩個(gè)輸入之間的相位差保持在零。實(shí)現(xiàn)的方法是均勻地修正DLL模塊中的特定延時(shí)(10-16)。用于更新DLL中某個(gè)延時(shí)模塊的控制信號(hào)還被發(fā)送到DQS輸入路徑中的時(shí)延模塊。例如,可以利用DLL中的全部16個(gè)延時(shí)單元和DQS相移輸入路徑中的第4個(gè)延時(shí)抽頭來(lái)實(shí)現(xiàn)90°的相移:
或者選擇DLL中的10個(gè)延時(shí)單元和DQS相移輸入路徑中的抽頭4來(lái)實(shí)現(xiàn)36°的相移:
或120°:
該DLL采用頻率基準(zhǔn)為每個(gè)DQS引腳中的延時(shí)鏈動(dòng)態(tài)產(chǎn)生控制信號(hào),并允許它補(bǔ)償PVT的變化。在Stratix III FPGA中有4個(gè)DLL,它們都位于器件的邊角,目的是使每個(gè)DLL能夠覆蓋器件的兩側(cè),從而可以在器件的各個(gè)邊上支持多種DDR3 SDRAM存儲(chǔ)器接口。
跨越高速數(shù)據(jù)率域和設(shè)計(jì)簡(jiǎn)化
DDR捕獲寄存器和HDR寄存器支持?jǐn)?shù)據(jù)從雙倍數(shù)據(jù)率域(數(shù)據(jù)在時(shí)鐘的兩個(gè)邊沿)安全傳送到SDR域(數(shù)據(jù)位于頻率相同的時(shí)鐘的上升沿,但數(shù)據(jù)寬度加倍),再到HDR域(數(shù)據(jù)位于時(shí)鐘的上升沿,數(shù)據(jù)寬度仍是加倍,但時(shí)鐘頻率僅是SDR域的一半),這樣使得內(nèi)部設(shè)計(jì)時(shí)序更容易實(shí)現(xiàn)。
裸片、封裝和數(shù)字信號(hào)完整性改進(jìn)
FPGA裸片和封裝的設(shè)計(jì)必須為高性能的存儲(chǔ)器接口提供更好的信號(hào)完整性(即用戶I/O與地和電源的比例為8:1:1,并具有最佳的信號(hào)返回路徑,如圖3所示)。此外,FPGA應(yīng)該提供動(dòng)態(tài)OCT和可變的偏移率,以便能夠控制信號(hào)的上升和下降時(shí)間以及可編程驅(qū)動(dòng)能力,從而滿足所用標(biāo)準(zhǔn)(即SSTL 1.5 Class II)的要求。
圖3:連接到每個(gè)電源和地的8個(gè)用戶I/O。
本文小結(jié)
高性能Stratix III FPGA可以通過(guò)提供高存儲(chǔ)器帶寬、改進(jìn)的時(shí)序余量以及系統(tǒng)設(shè)計(jì)中的靈活性來(lái)彌補(bǔ)高性能DDR3 SDRAM DIMM的不足。由于DDR3在實(shí)際使用中將很快超過(guò)DDR2,故提供更低成本、更高性能、更高密度和優(yōu)異的信號(hào)完整性的高端FPGA必須提供與JEDEC兼容的讀寫(xiě)均衡功能,以便與高性能的DDR3 SDRAM DIMM相接。FPGA與DDR3 SDRAM的有機(jī)整合將能夠滿足目前和下一代通信、網(wǎng)絡(luò)以及數(shù)字信號(hào)處理系統(tǒng)的要求。
fpga相關(guān)文章:fpga是什么
存儲(chǔ)器相關(guān)文章:存儲(chǔ)器原理
評(píng)論