新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的高速時(shí)鐘數(shù)據(jù)恢復(fù)電路的實(shí)現(xiàn)

基于FPGA的高速時(shí)鐘數(shù)據(jù)恢復(fù)電路的實(shí)現(xiàn)

作者: 時(shí)間:2009-10-23 來(lái)源:網(wǎng)絡(luò) 收藏

0 引言
是高速收發(fā)器的核心模塊,而高速收發(fā)器是通信系統(tǒng)中的關(guān)鍵部分。隨著光纖在通信中的應(yīng)用,信道可以承載的通信速率已經(jīng)可以達(dá)到GHz,從而使得接收端的接收速率成為限制通信速率的主要瓶頸。因此高速的研究是目前通信領(lǐng)域的研究熱點(diǎn)。目前主要是模擬IC和數(shù)字IC,其頻率已經(jīng)可以達(dá)到幾十GHz。而由于器件的可編程性、低成本、短的設(shè)計(jì)周期以及越來(lái)越大的容量和速度,在數(shù)字領(lǐng)域的應(yīng)用逐漸有替代數(shù)字IC的趨勢(shì),已經(jīng)廣泛作為數(shù)字系統(tǒng)的控制核心。但利用中低端還沒有可以達(dá)到100MHz以上的時(shí)鐘數(shù)據(jù)恢復(fù)電路。由于上面的原因,許多利用實(shí)現(xiàn)的高速通信系統(tǒng)中必須使用額外的專用時(shí)鐘數(shù)據(jù)恢復(fù)IC,這樣不僅增加了成本,而且裸露在外的高速PCB布線使還會(huì)帶來(lái)串?dāng)_、信號(hào)完整性等非常嚴(yán)重的問題。如果可以在中低端FPGA上實(shí)現(xiàn)高速時(shí)鐘數(shù)據(jù)恢復(fù)電路,則可降低成本且提高整個(gè)電路系統(tǒng)的性能。
目前利用FPGA實(shí)現(xiàn)時(shí)鐘恢復(fù)電路的方法,基本都是首先利用FPGA內(nèi)部的鎖相環(huán)產(chǎn)生N*f的高頻時(shí)鐘,然后再根據(jù)輸入信號(hào)控制對(duì)高速時(shí)鐘的分頻,從而產(chǎn)生與輸入信號(hào)同步的時(shí)鐘信號(hào)[1~3],其中N決定了恢復(fù)時(shí)鐘信號(hào)的相位精度,通常N等于8。因此如果輸入信號(hào)的頻率為100MHz,則系統(tǒng)的工作頻率就必須達(dá)到800MHz,對(duì)于中低端FPGA,如此高的工作頻率顯然無(wú)法承受。雖然高端FPGA可以達(dá)到GHz的工作頻率,但其高昂的價(jià)格不適合用于普通用戶。而其它基于中低端FPGA實(shí)現(xiàn)高速時(shí)鐘恢復(fù)電路的方法,要么需要外部VCO模塊[4],要么只能恢復(fù)數(shù)據(jù)而無(wú)法得到同步的時(shí)鐘信號(hào)[5]。針對(duì)這種情況,本文提出了一種利用Altera FPGA中的鎖相環(huán)及Logiclock等技術(shù),實(shí)現(xiàn)高速時(shí)鐘恢復(fù)電路的方法。電路是在Altera的EP2C5T144C6芯片上實(shí)現(xiàn)的,用于數(shù)字光端機(jī)的接收端從100路2.048MHz壓縮視頻碼流合成的串行碼流中正確提取100路視頻碼流,其工作頻率為204.8MHz,通過硬件驗(yàn)證電路可以正確工作。

本文引用地址:http://m.butianyuan.cn/article/191906.htm


1 時(shí)鐘恢復(fù)電路原理及環(huán)路結(jié)構(gòu)
時(shí)鐘恢復(fù)電路的目的是從輸入的數(shù)據(jù)流中,提取出與其同步的時(shí)鐘信號(hào)。時(shí)鐘信號(hào)不可能憑空產(chǎn)生,因此該電路本身必須有一個(gè)時(shí)鐘信號(hào)產(chǎn)生機(jī)制,除此之外還必須有一個(gè)判斷控制機(jī)制一能夠判斷并且調(diào)整該時(shí)鐘信號(hào)與輸入數(shù)據(jù)之間的相位關(guān)系,使其同步。
傳統(tǒng)的基于FPGA的時(shí)鐘恢復(fù)電路的結(jié)構(gòu)如圖1所示。如前所述,這種結(jié)構(gòu)的電路用中低端FPGA,工作頻率不可能達(dá)到100MHz以上。本文采用的方法是利用鎖相環(huán)產(chǎn)生不同相位的時(shí)鐘信號(hào),然后再根據(jù)控制信號(hào)控制輸出時(shí)鐘在這些時(shí)鐘之間進(jìn)行切換,從而使時(shí)鐘與輸入數(shù)據(jù)同步。具體結(jié)構(gòu)如圖2所示。下面詳細(xì)介紹各個(gè)模塊的工作原理及電路實(shí)現(xiàn)。

2 模塊電路設(shè)計(jì)
電路由三個(gè)模塊構(gòu)成,鑒相器模塊和計(jì)數(shù)器模塊通過判斷時(shí)鐘信號(hào)和輸入信號(hào)的相位關(guān)系,產(chǎn)生相位調(diào)整的控制信號(hào),時(shí)鐘調(diào)整模塊根據(jù)送來(lái)的控制信號(hào)對(duì)輸出時(shí)鐘進(jìn)行相位調(diào)整。


上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉