新聞中心

EEPW首頁 > EDA/PCB > 新品快遞 > 應(yīng)用Cadence Protium S1,晶晨半導體大幅縮短多媒體SoC軟硬件集成時間

應(yīng)用Cadence Protium S1,晶晨半導體大幅縮短多媒體SoC軟硬件集成時間

作者: 時間:2017-04-27 來源:電子產(chǎn)品世界 收藏

  楷登電子(美國  公司)今日宣布,憑借? Protium? S1 FPGA原型驗證平臺,晶晨半導體(Amlogic)成功縮短其多媒體系統(tǒng)級芯片(SoC)設(shè)計的上市時間?;赑rotium S1平臺,晶晨加速實現(xiàn)了軟/硬件(HW/SW)集成流程,上市時間較傳統(tǒng)軟硬件集成工藝縮短 2 個月。如需了解Protium S1 FPGA原型設(shè)計平臺的詳細內(nèi)容,請訪問www.cadence.com/go/protium-s1。

本文引用地址:http://m.butianyuan.cn/article/201704/358495.htm

  晶晨是Protium S1平臺測試的早期參與者之一,期間受益于平臺獨有的設(shè)計實現(xiàn)和原型驗證加速能力,可以比以往更早啟動SoC設(shè)計的軟件開發(fā)。同時,平臺助設(shè)計師加快Linux和安卓操作系統(tǒng)的啟動速度,并在一天內(nèi)完成安兔兔評測(AnTuTu benchmark)。

  “使用Protium S1平臺,我們可以同時執(zhí)行多個設(shè)計實例,提高生產(chǎn)力”,晶晨半導體軟件工程總監(jiān)Jerry Cao表示。“此外,該平臺與 Palladium? Z1企業(yè)級硬件仿真加速器共享同一個通用編譯流程,我們可以充分利用現(xiàn)有Cadence驗證環(huán)境,保持平臺間的功能一致性,進一步提高效率。”

  Protium S1 FPGA原型驗證平臺是助用戶實現(xiàn)早期軟件開發(fā)的下一代平臺,初始啟動(bring-up)時間較傳統(tǒng)FPGA原型設(shè)計平均縮短80%。Protium S1平臺是Cadence驗證套件的全新產(chǎn)品,全面符合Cadence的“系統(tǒng)設(shè)計實現(xiàn)”創(chuàng)新戰(zhàn)略。該戰(zhàn)略旨在協(xié)助系統(tǒng)和半導體企業(yè)以更高的效率打造具有競爭力的終端產(chǎn)品。



關(guān)鍵詞: Cadence Protium

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉