新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于FPGA具有自適應功能的數(shù)據(jù)采集系統(tǒng)設計

基于FPGA具有自適應功能的數(shù)據(jù)采集系統(tǒng)設計

作者: 時間:2017-06-05 來源:網(wǎng)絡 收藏

為了滿足工業(yè)上數(shù)據(jù)采集的需要,本文采用設計實現(xiàn)了高速數(shù)據(jù)采集,整個系統(tǒng)分為高速數(shù)據(jù)采集模塊、數(shù)據(jù)緩沖模塊、數(shù)據(jù)存儲模塊。其中數(shù)據(jù)采集模塊對濾波放大后的輸入信號進行采樣,采樣率可調(diào);數(shù)據(jù)緩沖模塊負責對采樣得到的數(shù)據(jù)進行緩存:數(shù)據(jù)存儲模塊負責將緩存后的數(shù)據(jù)傳輸至存儲器進行存儲。使用Quartus Ⅱ仿真工具對各子模塊功能進行了時序仿真,最后介紹了本設計中制作的兩塊電路板并加以調(diào)試,測試結果表明本設計滿足系統(tǒng)指標。

基于具有功能的數(shù)據(jù)采集系統(tǒng)設計.pdf

本文引用地址:http://m.butianyuan.cn/article/201706/349141.htm


評論


相關推薦

技術專區(qū)

關閉