什么是VHDL?
VHDL 語言的英文全名是 Very High Speed Integrated Circuit Hardware Description Language ,即超高速集成電路硬件描述語言。 HDL 發(fā)展的技術源頭是:在 HDL 形成發(fā)展之前,已有了許多程序設計語言,如匯編、 C 、 Pascal 、 Fortran 、 Prolog 等。這些語言運行在不同硬件平臺和不同的操作環(huán)境中,它們適合于描述過程和算法,不適合作硬件描述。 CAD 的出現(xiàn),使人們可以利用計算機進行建筑、服裝等行業(yè)的輔助設計,電子輔助設計也同步發(fā)展起來。在從 CAD 工具到 EDA 工具的進化過程中,電子設計工具的人機界面能力越來越高。在利用 EDA 工具進行電子設計時,邏輯圖、分立電子原件作為整個越來越復雜的電子系統(tǒng)的設計已不適應。任何一種 EDA 工具,都需要一種硬件描述語言來作為 EDA 工具的工作語言。這些眾多的 EDA 工具軟件開發(fā)者,各自推出了自己的 HDL 語言。
本文引用地址:http://m.butianyuan.cn/article/201706/349537.htm
HDL 發(fā)展的社會根源是:美國國防部電子系統(tǒng)項目有眾多的承包公司,由于各公司技術路線不一致,許多產品不兼容,他們使用各自的設計語言,使得甲公司的設計不能被乙公司重復利用,造成了信息交換困難和維護困難。美國政府為了降低開發(fā)費用,避免重復設計,國防部為他們的超高速集成電路提供了一種硬件描述語言,以期望 VHDL 功能強大、嚴格、可讀性好。政府要求各公司的合同都用它來描述,以避免產生歧義。
由政府牽頭, VHDL 工作小組于 1981 年 6 月成立,提出了一個滿足電子設計各種要求的能夠作為工業(yè)標準的 HDL 。 1983 年第 3 季度,由 IBM 公司、 TI 公司、 Intermetrics 公司簽約,組成開發(fā)小組,工作任務是提出語言版本和開發(fā)軟件環(huán)境。 1986 年 IEEE 標準化組織開始工作,討論 VHDL 語言標準,歷時一年有余,于 1987 年 12 月通過標準審查,并宣布實施,即 IEEE STD 1076 — 1987[LRM87] 。 1993 年 VHDL 重新修訂,形成了新的標準,即 IEEE STD 1076 — 1993[LRM93] 。
從此以后,美國國防部實施新的技術標準,要求電子系統(tǒng)開發(fā)商的合同文件一律采用 VHDL 文檔。即第一個官方 VHDL 標準得到推廣、實施和普及。
評論