新聞中心

EEPW首頁(yè) > EDA/PCB > 業(yè)界動(dòng)態(tài) > Intel 64層閃存率先商用10nm:晶體管密度增2.7倍

Intel 64層閃存率先商用10nm:晶體管密度增2.7倍

作者: 時(shí)間:2017-09-28 來(lái)源:快科技 收藏

  這幾年制造工藝的推進(jìn)緩慢頗受爭(zhēng)議,而為了證明自己的技術(shù)先進(jìn)性,日前在北京公開展示了工藝的CPU處理器、FPGA芯片,并宣稱同樣是,自己要比對(duì)手領(lǐng)先一代,還透露了未來(lái)7nm、5nm、3nm工藝規(guī)劃。

本文引用地址:http://m.butianyuan.cn/article/201709/364976.htm

  按照目前的消息,CannonLake將是的第一款工藝處理器,但在它之前,F(xiàn)alconMesaFPGA可編程芯片會(huì)更早使用10nm。

  不過據(jù)最新報(bào)道,Intel10nm的第一站,其實(shí)是NAND閃存,而且是64層堆疊的3D閃存。

  至于為何在閃存上首先使用新工藝,很大可能是因?yàn)镹AND閃存結(jié)構(gòu)相對(duì)簡(jiǎn)單,基本上就是海量同類晶體管堆積,相比之下CPU處理器就復(fù)雜多了,使用新工藝風(fēng)險(xiǎn)很大——這也是Intel14nm、10nm屢屢推遲的一個(gè)因素。

  目前還不清楚Intel10nm閃存的具體情況,但肯定是首先用于數(shù)據(jù)中心市場(chǎng),等成本下來(lái)了再推到消費(fèi)級(jí)領(lǐng)域。

  按照Intel的說法,10nm工藝使用了FinFET(鰭式場(chǎng)效應(yīng)晶體管)、HyperScaling(超縮微)技術(shù),可將晶體管密度提升2.7倍,結(jié)果自然可以大大縮小芯片面積,對(duì)閃存來(lái)說當(dāng)然就能極大地提升容量。



關(guān)鍵詞: Intel 10nm

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉