新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 電源完整性設(shè)計(jì)之ESR對反諧振的影響

電源完整性設(shè)計(jì)之ESR對反諧振的影響

作者: 時間:2011-12-14 來源:網(wǎng)絡(luò) 收藏

(Anti-Resonance)的影響

Anti-Resonance給電源去耦帶來麻煩,但幸運(yùn)的是,實(shí)際情況不會像圖12顯示的那么糟糕。

實(shí)際電容除了LC之外,還存在等效串聯(lián)電阻ESR。

因此,點(diǎn)處的阻抗也不會是無限大的。實(shí)際上,可以通過計(jì)算得到點(diǎn)處的阻抗為

電源完整性設(shè)計(jì)之ESR對反諧振的影響

現(xiàn)代工藝生產(chǎn)的貼片電容,等效串聯(lián)阻抗很低,因此就有辦法控制電容并聯(lián)去耦時反諧振點(diǎn)處的阻抗。

等效串聯(lián)電阻ESR使整個電源分配系統(tǒng)的阻抗特性趨于平坦。

其中,X為反諧振點(diǎn)處單個電容的阻抗虛部(均相等)。



關(guān)鍵詞: 電源完整性 ESR對 反諧振

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉