新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 一種以CPLD為核心處理電路的數(shù)字電壓表設(shè)計(jì)

一種以CPLD為核心處理電路的數(shù)字電壓表設(shè)計(jì)

作者: 時(shí)間:2010-09-03 來(lái)源:網(wǎng)絡(luò) 收藏

  設(shè)計(jì)了基于,采用器件作為核心處理電路,用進(jìn)行控制,能較好地減小外界干擾,提高分辨率。該能夠自動(dòng)轉(zhuǎn)換量程,從而可提高的性能。

  1 方案論證與比較

  雙積分A/D是對(duì)輸入取樣電壓和基準(zhǔn)電壓進(jìn)行兩次積分,以獲得與取樣電壓平均值成正比的時(shí)間間隔,同時(shí)在此時(shí)間間隔內(nèi),用計(jì)數(shù)器對(duì)CP記數(shù),計(jì)數(shù)器的輸出結(jié)果就是對(duì)應(yīng)的數(shù)字量。雙積分A/D有精度高,抗干擾能力強(qiáng)和穩(wěn)定性好的優(yōu)點(diǎn),但轉(zhuǎn)換速度較低,因而適用于數(shù)字直流電壓表等精度較高而轉(zhuǎn)換速度要求不高的儀器。設(shè)計(jì)的系統(tǒng)框圖如圖1所示。為實(shí)現(xiàn)該系統(tǒng)功能,可采用以下兩種方案。

設(shè)計(jì)的系統(tǒng)框圖

  1.1 方案一

  用J-K觸發(fā)器構(gòu)成n位二進(jìn)制異步加法計(jì)數(shù)器,并采用下降沿觸發(fā)器FF。但因J-K觸發(fā)器數(shù)目與顯示精度有關(guān),若顯示精度較高,則所需觸發(fā)器數(shù)目較多,需占大量空間,且易受干擾。若2 V檔的最小分辨率為0.1 mV,則有2/(2n-1)=O.1 mV,n≥15,這里取n=16,如圖2所示。

方案一


上一頁(yè) 1 2 3 4 5 6 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉