新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于SoPC和CORDIC算法的通用調(diào)制解調(diào)器

基于SoPC和CORDIC算法的通用調(diào)制解調(diào)器

作者: 時間:2010-08-13 來源:網(wǎng)絡(luò) 收藏

  CORDICl使用旋轉(zhuǎn)模式,接收來自CPU2的頻偏估計值,對信號進(jìn)行頻偏校正,輸出為:

  CORDIC2使用向量模式,接收來自CPU2的相偏估計值對信號進(jìn)行相偏校正,并完成(x,y)→(R,θ)的坐標(biāo)轉(zhuǎn)換,計算幅度A(n)和相位? (n),實(shí)現(xiàn)對信號鑒幅鑒相功能,輸出為:

  根據(jù)實(shí)際需要定制CPU的接口和外設(shè),最后通過NIOSⅡIDE(集成開發(fā)環(huán)境)進(jìn)行軟件編程和調(diào)試,便于系統(tǒng)開發(fā)。以頻率調(diào)制為例對通用進(jìn)行仿真。

  為了對整個進(jìn)行仿真測試,將合并,先對二進(jìn)制系統(tǒng)信號進(jìn)行調(diào)制然后對其解調(diào)。其仿真波形如圖5所示。由圖5看出,解調(diào)后的基帶信號與原基帶信號基本一致。

  4 結(jié)束語

  采用SoPC技術(shù)與相結(jié)合的方法實(shí)現(xiàn)通用調(diào)制解調(diào)器。只需簡單的加法和移位操作,無需占用大量芯片資源的乘法器,實(shí)現(xiàn)NCO(數(shù)字控制振蕩器)時要比查找表法節(jié)省大量ROM。使其易于在FPGA上實(shí)現(xiàn)。在信號解調(diào)時只要從數(shù)字下變頻后的I,Q兩路基帶信號中計算幅度和相位,再由相位計算出頻率,從這些幅度、相位和頻率中解調(diào)出信號信息。利用的坐標(biāo)變換功能計算幅度和相位,實(shí)現(xiàn)信號的鑒幅鑒相功能。SoPC的軟硬件協(xié)同設(shè)計解決方案是系統(tǒng)級設(shè)計的新趨勢,將SoPC技術(shù)應(yīng)用到通信軟件無線電領(lǐng)域。充分發(fā)揮軟件無線電在開放性的硬件平臺上通過軟件編程實(shí)現(xiàn)通信系統(tǒng)各種功能,便于軟件無線電各種功能和系統(tǒng)的升級,充分利用FPGA的可重配置性,這也體現(xiàn)軟件無線電中用軟件完成盡可能多的無線電功能的本質(zhì)特點(diǎn)。因此采用SoPC技術(shù)與CORDIC算法相結(jié)合的方法實(shí)現(xiàn)軟件無線電通用調(diào)制解調(diào)器是可行的,降低成本,同時也體現(xiàn)了軟件無線電技術(shù)的靈活性。


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉