新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 讓“您”居于FPGA的用戶專用設(shè)計(jì)環(huán)境中

讓“您”居于FPGA的用戶專用設(shè)計(jì)環(huán)境中

作者: 時(shí)間:2009-10-22 來(lái)源:網(wǎng)絡(luò) 收藏


作為一個(gè)負(fù)責(zé) 企業(yè)市場(chǎng)營(yíng)銷團(tuán)隊(duì)工作的人,我不得不說,由于在工藝技術(shù)方面的顯著成就以及硅芯片設(shè)計(jì)領(lǐng)域的獨(dú)創(chuàng)性, 正不斷實(shí)現(xiàn)其支持片上系統(tǒng)設(shè)計(jì)的承諾。隨著每一代新產(chǎn)品的推出, 在系統(tǒng)中具有越來(lái)來(lái)越多的功能,可作為協(xié)處理器、DSP 引擎以及通信平臺(tái)等,在某些應(yīng)用領(lǐng)域甚至還可用作完整的片上系統(tǒng)。

因此,在摩爾定律的作用下,F(xiàn)PGA 產(chǎn)業(yè)的門數(shù)量不斷增加,性能與專門功能逐漸加強(qiáng),使得 FPGA 在電子系統(tǒng)領(lǐng)域能夠取代此前只有 ASIC 和 ASSP 才能發(fā)揮的作用。不過,說到底,F(xiàn)PGA 這種出色的硅芯片必須要有適當(dāng)?shù)脑O(shè)計(jì)工具輔佐,讓設(shè)計(jì)人員充分發(fā)揮 FPGA 的作用,否則再好的產(chǎn)品也毫無(wú)意義。

毫無(wú)疑問,隨著 FPGA 硅芯片的更新?lián)Q代、推陳出新,F(xiàn)PGA 工具在改進(jìn)綜合運(yùn)行時(shí)間、編譯時(shí)間以及布局布線算法方面取得重大進(jìn)步的同時(shí),實(shí)現(xiàn)了更低的功耗和更高的性能。不過,上述進(jìn)步基本沒有體現(xiàn)在嵌入式軟件方面,而且DSP 設(shè)計(jì)人員或系統(tǒng)架構(gòu)師并不熟悉 FPGA 設(shè)計(jì)工作。盡管FPGA的性能和定制要優(yōu)于MPU和ASSP,但許多設(shè)計(jì)團(tuán)隊(duì)由于不熟悉 FPGA 設(shè)計(jì),因此只好選擇 MPU 或ASSP,這種情況真的不該埋怨設(shè)計(jì)團(tuán)隊(duì),畢竟 MPU 或 ASSP 的設(shè)計(jì)工作要簡(jiǎn)便快捷一些,而且學(xué)習(xí)新的設(shè)計(jì)技術(shù)需要時(shí)間,導(dǎo)致設(shè)計(jì)團(tuán)隊(duì)的設(shè)計(jì)周期延長(zhǎng)。若想幫助 FPGA 用戶獲得成功,F(xiàn)PGA 廠商必須實(shí)現(xiàn)設(shè)計(jì)工作的自動(dòng)化,但又不能強(qiáng)行定義用戶的設(shè)計(jì)流程。因此,我們必須滿足不同設(shè)計(jì)領(lǐng)域的不同要求。

從另一個(gè)角度來(lái)看,如果 FPGA 廠商要想進(jìn)一步推廣 FPGA,就需要在現(xiàn)有 VHDL 和Verilog(邏輯)設(shè)計(jì)人員的基礎(chǔ)上進(jìn)一步滿足嵌入式軟件以及 DSP 等其它設(shè)計(jì)領(lǐng)域的需求和設(shè)計(jì)方法要求。這些設(shè)計(jì)人員有自己的具體要求,需要不同的設(shè)計(jì)方法和語(yǔ)言。我們應(yīng)構(gòu)建一個(gè)適當(dāng)?shù)钠脚_(tái),使 FPGA 廠商及其第三方生態(tài)合作伙伴能夠在此基礎(chǔ)上滿足具體應(yīng)用及市場(chǎng)的需求。

今年 2月,隨著最新Virtex-6 與 Spartan-6 FPGA 系列產(chǎn)品的推出,賽靈思開始向客戶推薦“目標(biāo)設(shè)計(jì)平臺(tái)”的理念。過去,我們一直為設(shè)計(jì)人員提供開發(fā)板、硅芯片、工具、IP 以及參考設(shè)計(jì),不過多年來(lái),我們清楚地認(rèn)識(shí)到,我們需要一個(gè)更加有效、規(guī)范的方式來(lái)為設(shè)計(jì)人員提供一個(gè)開展設(shè)計(jì)工作的平臺(tái)??蛻粜枰氖歉油暾⒖蓴U(kuò)展性更強(qiáng)、產(chǎn)品化程度更高的解決方案,而“目標(biāo)設(shè)計(jì)平臺(tái)”正是我們根據(jù)上述要求制定完成的。

目標(biāo)設(shè)計(jì)平臺(tái)在充分考慮到客戶設(shè)計(jì)進(jìn)程和成功需求的基礎(chǔ)上集成了五大關(guān)鍵組件:1)FPGA 器件;2)IP 核;3)采用業(yè)界驗(yàn)證方法的設(shè)計(jì)環(huán)境;4)強(qiáng)大的參考設(shè)計(jì);5)可擴(kuò)展的開發(fā)板和套件。作為上述方案的一部分,我們還優(yōu)化了工具,旨在為邏輯、嵌入式、DSP 以及系統(tǒng)級(jí)設(shè)計(jì)等特定設(shè)計(jì)領(lǐng)域提供所需的各種工具和 IP,確保提高設(shè)計(jì)團(tuán)隊(duì)的工作效率。邏輯設(shè)計(jì)人員自然要確保獲得含有所有傳統(tǒng) FPGA 工具的完整 RTL 設(shè)計(jì)流程,以滿足高級(jí)平面布置、在線驗(yàn)證以及漸增實(shí)施的需求。不過,F(xiàn)PGA 廠商需要從其它各領(lǐng)域設(shè)計(jì)人員的切實(shí)需求出發(fā),以便使嵌入式與 DSP 設(shè)計(jì)人員以及系統(tǒng)架構(gòu)師能將設(shè)計(jì)工作的各方面聯(lián)系在一起,高效地使用可編程邏輯。

FPGA 廠商多年來(lái)一直支持嵌入式和數(shù)字處理技術(shù)的發(fā)展。隨著我們?cè)谠撌袌?chǎng)領(lǐng)域的發(fā)展,我們目睹了市場(chǎng)的巨大變革。尤其是過去兩年半以來(lái),我們看到了平均有 20% 的嵌入式設(shè)計(jì)客戶正在使用一個(gè)以上的處理器。過去,客戶面臨的挑戰(zhàn)主要是如何自己獨(dú)立完成設(shè)計(jì)工作,而現(xiàn)在,我們必須為客戶提供可簡(jiǎn)化系統(tǒng)生成的更加自動(dòng)化的設(shè)計(jì)流程,充分發(fā)揮多處理器的作用。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: FPGA ChipDesign ISE

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉