新聞中心

EEPW首頁(yè) > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > 如何降低便攜式設(shè)備的待機(jī)功耗

如何降低便攜式設(shè)備的待機(jī)功耗

作者: 時(shí)間:2006-06-02 來(lái)源:網(wǎng)絡(luò) 收藏

隨著式設(shè)備中新功能的不斷增加,節(jié)省的創(chuàng)新設(shè)計(jì)解決方案變得越來(lái)越重要。而對(duì)設(shè)備更長(zhǎng)運(yùn)行時(shí)間的需求也極大地影響著消費(fèi)者的購(gòu)買(mǎi)選擇和一些關(guān)鍵任務(wù)的設(shè)計(jì)選擇。本文討論的技術(shù)可以應(yīng)對(duì)式設(shè)備管理設(shè)計(jì)在內(nèi)核電壓、能耗管理和電池等方面所面臨的挑戰(zhàn)。

處理器內(nèi)核在全模式下的功耗與工作頻率和Vcore2成比例。根據(jù)處理器的工作頻率,內(nèi)核電壓可被動(dòng)態(tài)和精確地調(diào)節(jié)到較低限值,從而達(dá)到降低功耗的目的。

在待機(jī)模式下,由于微處理器或DSP的內(nèi)核通常呈阻抗特性,因此管理沒(méi)有在全模式下那么復(fù)雜。電壓主要用于維持存儲(chǔ)器和寄存器的狀態(tài)。由于較新的內(nèi)核設(shè)計(jì)都采用較低的電壓,因此消耗的電流也較少,可以顯著改善待機(jī)時(shí)的功耗。

本文將介紹如何利用非常簡(jiǎn)單的電壓調(diào)節(jié)技術(shù)以及Micrel公司MIC2214芯片上的TTL兼容邏輯輸入來(lái)有效地降低待機(jī)時(shí)的功耗。

用于蜂窩電話和PDA基帶及DSP的雙LDO

MIC2214是一個(gè)帶有開(kāi)漏驅(qū)動(dòng)器和上電復(fù)位電路的雙 μCap低壓降線性調(diào)節(jié)器。第一個(gè)穩(wěn)壓器可以提供150mA的電流,第二個(gè)穩(wěn)壓器最多可以提供300mA電流,并包含上電復(fù)位功能。MIC2214的地電流非常低,每個(gè)LDO只有24μA。MIC2214有一個(gè)兼容TTL邏輯的使能引腳,可使芯片進(jìn)入零關(guān)斷模式電流狀態(tài),因此在不工作時(shí)幾乎不消耗電流。固定電壓輸出的MIC2214采用3 x 3 MLF 封裝,而可調(diào)電壓輸出的MIC2214則采用4 x 4 MLF 封裝形式。

圖1是帶可調(diào)輸出電壓的MIC2214內(nèi)部方框圖。SW引腳在內(nèi)部驅(qū)動(dòng)一個(gè)NMOS門(mén)。當(dāng)SW低時(shí),DRV開(kāi)路;當(dāng)SW高時(shí),DRV短接到地。

利用MIC2214可實(shí)現(xiàn)輸出電壓調(diào)節(jié),電路如圖2所示。通過(guò)將TTL兼容的SW引腳置高或置低,輸出電壓可以在兩個(gè)輸出電壓值之間變化(見(jiàn)表1)。

SW

DRV

VOUT

0

Open

VOUT LOW = 1.25 (R1+R2)/R2

1

Short to GND

VOUT HIGH = 1.25 (RA+R1)/RA

其中Eq1:RA = R2*R3/(R2+R3)

采用以下電阻值時(shí)對(duì)上述電路進(jìn)行測(cè)試。

R1= 50kΩ

R2= 255kΩ

R3= 210kΩ

圖2:利用MIC2214調(diào)節(jié)輸出電壓。

集成在MIC2214內(nèi)的開(kāi)關(guān)(參考圖2)具有幾百毫歐級(jí)的RDS(開(kāi)),因此在計(jì)算輸出電壓時(shí)可以忽略不計(jì)。不過(guò)在選擇電阻時(shí),應(yīng)仔細(xì)選用阻值在100kΩ范圍內(nèi)的的電阻。如采用上述R1、R2和R3的阻值,將得到:

Vout low = 1.5V

以及 Vout high= 1.8V

圖3所示當(dāng)SW引腳置高時(shí),輸出電壓從1.5V到1.8V的變化。

圖3:SW引腳置高時(shí)(CH4),輸出電壓從1.5V到1.8V的變化。

如前所述,數(shù)字處理器的內(nèi)核在待機(jī)狀態(tài)時(shí)呈阻性。如果內(nèi)核上加1.8V電壓,并且只需1mA的載流,那么阻抗就是1800Ω。當(dāng)內(nèi)核加1.5V電壓,需要電流則更小。功耗也因此從1.8mW下降到1.25mW,下降幅度達(dá)30%,從而可以延長(zhǎng)30%的待機(jī)時(shí)間。

總之,隨著式設(shè)備中新功能的不斷增加,節(jié)省功率的創(chuàng)新設(shè)計(jì)解決方案將變得越來(lái)越重要。此外,對(duì)更長(zhǎng)通話和運(yùn)行時(shí)間的需求將驅(qū)動(dòng)消費(fèi)者的購(gòu)買(mǎi)選擇和一些關(guān)鍵任務(wù)的設(shè)計(jì)選擇。本文討論的技術(shù)可以成功運(yùn)用于待機(jī)時(shí)間超過(guò)80%的基帶處理器。該技術(shù)同樣可以滿足那些必須工作,但又有很多時(shí)間處于待機(jī)狀態(tài)的應(yīng)用處理器的內(nèi)核電壓要求,例如照相機(jī)加速器DSP。



關(guān)鍵詞: 便攜 功率 電源 壽命

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉