新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于FPGA+DSP的跳頻電臺(tái)傳輸系統(tǒng)

基于FPGA+DSP的跳頻電臺(tái)傳輸系統(tǒng)

作者: 時(shí)間:2014-02-15 來源:網(wǎng)絡(luò) 收藏
152字節(jié)數(shù)據(jù),使用1000跳/s的跳速,76個(gè)數(shù)據(jù)跳全部發(fā)送完畢。剩余的4 ms時(shí)間內(nèi)插入4個(gè)頻點(diǎn)的勤務(wù)同步跳,共4跳,作為勤務(wù)同步和遲入網(wǎng)同步。因此本跳頻系統(tǒng)中設(shè)計(jì)了一個(gè)跳頻通信周期為80 ms,如表1所列。

本文引用地址:http://m.butianyuan.cn/article/241705.htm

一個(gè)通信周期為80 ms,每1 ms容納32個(gè)基帶位(基帶速率為32 kbps)。

發(fā)端在按下PTT(Push To Talk)鍵時(shí)先發(fā)送一組同步頭,用來傳送初始同步信息,然后再發(fā)送語音信息。初始同步信息由初始同步頻率進(jìn)行發(fā)送,根據(jù)發(fā)送的初始同步信息,初始同步頻率分成兩組,每組有4個(gè)同步頻率組成,為了提高同步的抗干擾性能,同步的頻率是隨著時(shí)間的變化而更新的。第一組頻率為f1、f2、f3、f4,每隔100個(gè)通信周期換掉一個(gè)同步頻率,用于傳送A組初始同步信息,傳送完A組同步信息后插入兩跳偽隨機(jī)跳頻(f9,f10)。第二組頻率為f5、f6、f7、f8,也是每隔100個(gè)通信周期換掉一個(gè)同步頻率,用于傳送B組初始同步信息,傳送完B組同步信息后插入兩跳偽隨機(jī)跳頻(f11,f12)。每次按下PTT鍵,發(fā)送32跳的初始同步信息,其發(fā)送格式如圖5所示。

正常跳頻通信時(shí)在語音跳中間加傳勤務(wù)同步跳,每800跳為一個(gè)通信循環(huán),每80跳為一通信周期,每個(gè)通信周期傳4跳(f1,f2,f3,f4)勤務(wù)同步信息發(fā)送。

結(jié)語

基于的跳頻通信接收系統(tǒng)與常規(guī)跳頻通信接收系統(tǒng)相比,該系統(tǒng)具有靈活性強(qiáng)、可靠性高、開發(fā)周期短和費(fèi)用低等優(yōu)點(diǎn),可廣泛應(yīng)用于通信領(lǐng)域。在測試過程中發(fā)現(xiàn)本文設(shè)計(jì)的系統(tǒng)滿足性能要求:4.8kbps以下業(yè)務(wù)跳頻同步時(shí)間小于6s,4.8kbps以上業(yè)務(wù)跳頻同步時(shí)間小于0.6s。


上一頁 1 2 3 4 下一頁

關(guān)鍵詞: FPGA DSP

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉