新聞中心

EEPW首頁 > EDA/PCB > 新品快遞 > Cadence攜手ARM為多核與低功耗器件提供參考方法學

Cadence攜手ARM為多核與低功耗器件提供參考方法學

——
作者: 時間:2007-12-11 來源:電子產(chǎn)品世界 收藏

  設(shè)計系統(tǒng)公司與 宣布推出兩種由它們聯(lián)合開發(fā)的新的實現(xiàn)參考方法學,一種用于11(TM) MPCore(TM)多核,另一種用于1176JZF-S(TM)的低功耗實現(xiàn),后者集成了ARM® Intelligent Energy Manager (IEM(TM))技術(shù)。針對這兩款ARM的這些參考方法學是兩個公司緊密合作的成果,為設(shè)計多核、低功耗器件的共同客戶提供了增強的設(shè)計解決方案。

  “低功耗解決方案包括Encounter RTL Compiler和SoC Encounter GXL,通過它我們已能超越基于ARM處理器的ASIC設(shè)計工作的性能目標,”NEC電子美洲定制SOC解決方案工程部工程總監(jiān)Ying F. Chang表示,“我們歡迎ARM與Cadence合作,以提供加速和簡化低功耗ARM處理器交付的流程?!?/P>

  ARM11 MPCore多核處理器是第一款具有ARM11 MPCore多處理技術(shù)的處理器,它同時為性能和功耗管理提供了一個靈活的解決方案,可滿足多核設(shè)計的要求。

  “用于ARM11 MPCore多核處理器的參考方法學提供了高性能的參考流程,能提供可預測、低風險的多處理器配置實現(xiàn),”ARM技術(shù)營銷副總裁Keith Clarke表示,“ARM11 MPCore處理器和低功耗ARM1176JZF-S處理器流程都經(jīng)ARM Artisan® Physical IP進行了預先驗證,以便優(yōu)化ARM可綜合處理器IP的實現(xiàn)?!?/P>

  基于ARM1176JZF-S處理器的低功耗參考方法學提供了支持IEM技術(shù)所需的增強特性,并支持IEM技術(shù)采用的動態(tài)電壓(Dynamic Voltage)和頻率調(diào)節(jié)(Frequency Scaling (DVFS)硬件方法。IEM技術(shù)已被證明可減少超過60%的CPU能耗。

  這些參考方法學包容通用功率格式(Common Power Format , CPF),可實現(xiàn)功耗域、功耗模式、電平轉(zhuǎn)換和隔離規(guī)則的清楚詳述,以使先進低功耗設(shè)計方法自動化。這些方法學充分利用了Cadence® Low-Power Solution的許多產(chǎn)品,包括Cadence SoC Encounter(TM) RTL-to-GDSII系統(tǒng),全局綜合Encounter® RTL Compiler,Encounter Conformal® Low Power,及VoltageStorm®電源線分析。

  “這些合作開發(fā)的參考方法學在多處理和功耗方面為設(shè)計下一代消費器件的客戶提供了重大的益處,這些器件要求性能和出色的功耗管理,”Cadence產(chǎn)品營銷副總裁Mike McAweeney表示,“工程團隊使用這些參考方法學有助于減少定制設(shè)計的流片時間,從而獲得可觀的上市時間和成本收益?!?/P>

  ARM和Cadence是ARM Connected Community 的成員,它們將在開發(fā)這些用于低功耗和多處理應用的先進流程中獲得的廣泛經(jīng)驗,充分利用于最新ARM處理器、Cortex(TM) A9處理器和ARM Cortex-A9 MPCore多核心處理器新參考方法學的開發(fā)中。這些參考方法學計劃在2008年上半年發(fā)布這些新處理器時推出。



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉