首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga

Altera通過高速以太網(wǎng)小組委員會的互操作性測試

  •   Altera公司今天宣布,公司成功通過Ethernet Alliance?高速以太網(wǎng)(HSE)小組委員會的首次互操作性測試,這一測試主要針對設(shè)計(jì)用于支持100G以太網(wǎng)(100GbE)系統(tǒng)的產(chǎn)品。通過互操作性測試驗(yàn)證了Altera在其Stratix? IV GT FPGA中實(shí)現(xiàn)的業(yè)界一流收發(fā)器技術(shù)的性能,表明公司能夠?yàn)樵O(shè)備生產(chǎn)商提供低風(fēng)險(xiǎn)解決方案,用于40GbE/100GbE系統(tǒng)的實(shí)施。   
  • 關(guān)鍵字: Altera  FPGA  100G以太網(wǎng)  

如何快速啟動嵌入式系統(tǒng)開發(fā)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: 賽靈思  FPGA  嵌入式系統(tǒng)  

FPGA給力高密度和高收發(fā)

  •   盡管Xilinx 28nm工藝的7系列產(chǎn)品明年才能出貨,但其宣傳攻勢如火如荼,并且已經(jīng)開始宣布Virtex-7中期產(chǎn)品。10月底,Xilinx在京宣布了28nm的3D(三維)封裝技術(shù),預(yù)計(jì)2011年下半年供貨;11月在深圳宣布了Virtex-7 HT系列,預(yù)計(jì)2012年供貨。   10月28日,Xilinx宣布推出堆疊硅片互聯(lián)技術(shù),即通過在單個(gè)封裝中集成多個(gè) FPGA 芯片,實(shí)現(xiàn)突破性的容量、帶寬和功耗優(yōu)勢,以滿足那些需要高密度晶體管和邏輯,以及需要極大的處理能力和帶寬性能的市場應(yīng)用。通過采用3D封
  • 關(guān)鍵字: Xilinx  FPGA  201012  

車用FPGA在賽車引擎控制單元中的應(yīng)用

  • 基于MCU、定制ASIC和體積龐大的電線束來實(shí)現(xiàn)引擎及控制電子的系統(tǒng)方案已發(fā)展至接近其技術(shù)和應(yīng)用極限,汽車工業(yè)正面臨新的設(shè)計(jì)挑戰(zhàn),本文介紹FPGA在賽車引擎控制單元中的應(yīng)用,幫助設(shè)計(jì)人員緩解產(chǎn)品更快推出市場的壓力
  • 關(guān)鍵字: FPGA  車用  引擎  控制單元    

應(yīng)對FPGA/SDI子系統(tǒng)中的高速板布局挑戰(zhàn)

  • 本論文概述了硬件工程師面臨的挑戰(zhàn),并為處理這些挑戰(zhàn)提供了建議。

  • 關(guān)鍵字: FPGA  SDI  子系統(tǒng)  高速板    

基于FPGA片上PowerPC在VxWorks下的千兆網(wǎng)通信

  • 當(dāng)前,SoC向著面積更小,速度更高的方向發(fā)展,百兆網(wǎng)通信已不能滿足人們的生產(chǎn)和工作需要,用千兆網(wǎng)通信成為工...
  • 關(guān)鍵字: VxWorks  PowerPC  千兆網(wǎng)通信  FPGA  SoC  

微型打印機(jī)與FPGA的硬件接口及軟件設(shè)計(jì)

  • 摘要:為了實(shí)現(xiàn)便攜式、實(shí)時(shí)打印數(shù)據(jù)的目的,在分析EP3C25型FPGA和RD-E型微型打印機(jī)性能特點(diǎn)的基礎(chǔ)上,基于嵌入式技術(shù)設(shè)計(jì)了 FPGA與微型打印機(jī)的硬件接口電路、軟件流程及控制程序。利用FPGA控制微型打印機(jī)正常工作,
  • 關(guān)鍵字: FPGA  微型打印機(jī)  軟件設(shè)計(jì)  硬件接口    

利用FPGA實(shí)現(xiàn)的任意波形發(fā)生器的研究設(shè)計(jì)

  • 波形發(fā)生器廣泛應(yīng)用于電子電路、自動控制和科學(xué)試驗(yàn)領(lǐng)域,是一種為電子測量工作提供符合嚴(yán)格技術(shù)要求的電...
  • 關(guān)鍵字: FPGA  任意波形發(fā)生器  

Altium與蘇州大學(xué)共建電子設(shè)計(jì)聯(lián)合實(shí)驗(yàn)室

  •   Altium日前宣布與蘇州大學(xué)合作共建電子設(shè)計(jì)聯(lián)合實(shí)驗(yàn)室,通過開展電子電路設(shè)計(jì)、FPGA數(shù)字電路設(shè)計(jì)及SoPC嵌入式系統(tǒng)設(shè)計(jì)領(lǐng)域相關(guān)的教學(xué)合作,進(jìn)一步提升江蘇省及周邊地區(qū)電子設(shè)計(jì)人才的綜合素養(yǎng)。長久以來,Altium一直堅(jiān)持深耕教育領(lǐng)域,通過不斷加強(qiáng)與大專院校的合作,支持中國高校電子設(shè)計(jì)人才的培養(yǎng),從而為中國電子設(shè)計(jì)行業(yè)的發(fā)展貢獻(xiàn)力量。   
  • 關(guān)鍵字: Altium  FPGA  大學(xué)  

Turbo簡化譯碼算法的FPGA設(shè)計(jì)與實(shí)現(xiàn)

  • Turbo碼雖然具有優(yōu)異的譯碼性能,但是由于其譯碼復(fù)雜度高,譯碼延時(shí)大等問題,嚴(yán)重制約了Turbo碼在高速通信系統(tǒng)中的應(yīng)用。因此,如何設(shè)計(jì)一個(gè)簡單有效的譯碼器是目前Turbo碼實(shí)用化研究的重點(diǎn)。本文主要介紹了短幀Turbo譯碼器的FPGA實(shí)現(xiàn),并對相關(guān)參數(shù)和譯碼結(jié)構(gòu)進(jìn)行了描述。
  • 關(guān)鍵字: Turbo  FPGA  譯碼算法    

視頻圖像灰度信號直方圖均衡的FPGA實(shí)現(xiàn)

  • 本文主要介紹在FPGA上實(shí)現(xiàn)直方圖均衡算法的總體結(jié)構(gòu)和最重要的兩個(gè)子模塊的實(shí)現(xiàn)細(xì)節(jié),以及最終的實(shí)現(xiàn)結(jié)果。
  • 關(guān)鍵字: FPGA  視頻圖像  灰度  均衡    

一種基于FPGA的誘發(fā)電位儀系統(tǒng)研究與設(shè)計(jì)

  • O引言誘發(fā)電位是指對神經(jīng)系統(tǒng)某一特定部位給予特定刺激后在大腦皮層所產(chǎn)生的特定電活動,對于神經(jīng)...
  • 關(guān)鍵字: FPGA  誘發(fā)電位儀  

大型設(shè)計(jì)中FPGA的多時(shí)鐘設(shè)計(jì)策略

  • 利用FPGA實(shí)現(xiàn)大型設(shè)計(jì)時(shí),可能需要FPGA具有以多個(gè)時(shí)鐘運(yùn)行的多重?cái)?shù)據(jù)通路,這種多時(shí)鐘FPGA設(shè)計(jì)必須特別小心,需要注意最大時(shí)鐘速率、抖動、最大時(shí)鐘數(shù)、異步時(shí)鐘設(shè)計(jì)和時(shí)鐘/數(shù)據(jù)關(guān)系。設(shè)計(jì)過程中最重要的一步是確定要
  • 關(guān)鍵字: FPGA  大型  策略  多時(shí)鐘    
共6376條 288/426 |‹ « 286 287 288 289 290 291 292 293 294 295 » ›|

fpga介紹

您好,目前還沒有人創(chuàng)建詞條 fpga!
歡迎您創(chuàng)建該詞條,闡述對 fpga的理解,并與今后在此搜索 fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473