當選擇的IGBT,設(shè)計者面臨著一些架構(gòu)選擇,可以有利于IGBT的一種形式中,如對稱與不對稱阻塞,在另一個的。本文將回顧由不同的IGBT架構(gòu)所提供的設(shè)
關(guān)鍵字:
流程 提高效率 IGBT 電機驅(qū)動
(一),檢查用戶的文件用戶拿來的文件,首先要進行例行的檢查:1,檢查磁盤文件是否完好;2,檢查該文件是否帶有*,有*則必須先殺*;3,如果是Gerber文件,則檢查有無D碼表或內(nèi)含D碼。(二),檢查設(shè)計是否符合本廠的工藝
關(guān)鍵字:
PCB CAM 光繪 流程
引言SOPC(System On a Programmable Chip,可編程芯片系統(tǒng))就是在一個可編程芯片上實現(xiàn)一個電子系統(tǒng)的技術(shù)。SOPC是可編程邏輯器件技術(shù)和SoC(System on Chip)技術(shù)發(fā)展與融合的產(chǎn)物[12]。SOPC的關(guān)鍵技術(shù)之一就是IP核,
關(guān)鍵字:
定義 IP 開發(fā) 流程 傳感器 溫濕度 Avalon 總線 SHT11
TD-LTE多?;鶐脚_ARM子系統(tǒng)的運行流程控制和異常定位分析,引言隨著多核產(chǎn)品的日益普及,對跟蹤調(diào)試系統(tǒng)解決方案的性能要求也愈來愈高。ARM公司針對復雜片上系統(tǒng)(SoC)設(shè)計推出了高度可配置的跟蹤調(diào)試解決方案ARMCoreSightSoC,它滿足了軟件開發(fā)人員在SoC設(shè)計方面需要更高可視
關(guān)鍵字:
控制 流程 異常 定位 分析 運行 子系統(tǒng) 多模 基帶 平臺
DSP設(shè)計流程,引言 世界正處于高科技下一波快速增長的開端,AccelChip公司 Dan Ganousis DSP 已經(jīng)成為業(yè)界公認的、將按指數(shù)增長的技術(shù)焦點?! ∧壳埃蠖鄶?shù)DSP設(shè)計已經(jīng)能在半導體生產(chǎn)商(如T1、ADI、Freescale等)提供的通用
關(guān)鍵字:
流程 設(shè)計 DSP
引言 數(shù)字化、智能化和網(wǎng)絡(luò)化是當代信息技術(shù)發(fā)展的大趨勢,而數(shù)字化是智能化和網(wǎng)絡(luò)化的基礎(chǔ),實際生活中遇到的信號多種多樣,例如廣播信號、電視信號等等。上述這些信號大部分是模擬信號,也有小部分是數(shù)字信號。
關(guān)鍵字:
數(shù)字濾波器 設(shè)計原理 軟件設(shè)計 流程
PCB的設(shè)計流程分為網(wǎng)表輸入、規(guī)則設(shè)置、元器件布局、布線、檢查、復查、輸出六個步驟.1. 網(wǎng)表輸入網(wǎng)表輸入有兩種方法,一種是使用PowerLogic的OLE PowerPCB Connection功能,選擇Send Netlist,應用OLE功能,可以隨時
關(guān)鍵字:
PCB 電路設(shè)計 流程
關(guān)于Boot Loader的啟動流程和開發(fā)經(jīng)驗總結(jié),Windows CE最大程度繼承了桌面版Windows的豐富功能,但是Windows CE并不是一個通用的安裝版操作系統(tǒng)。在形形色色的嵌入式設(shè)備世界里,一款CE系統(tǒng)通常只會針對某一種硬件平臺生成。一般來說,Windows CE的開發(fā)過程可以
關(guān)鍵字:
開發(fā) 經(jīng)驗 總結(jié) 流程 啟動 Boot Loader 關(guān)于
標簽:移動通信 CDMA1、引言CDMA系統(tǒng)是一個自干擾系統(tǒng),用戶與用戶之間,以及同載頻小區(qū)之間都構(gòu)成了干擾。同時,小區(qū)具有呼吸功能,網(wǎng)絡(luò)負載越高,干擾越大,覆蓋范圍越小;反之負載越小,干擾越小,覆蓋范圍越廣,網(wǎng)絡(luò)的覆蓋
關(guān)鍵字:
流程 方法 優(yōu)化 無線網(wǎng)絡(luò) CDMA 淺談
摘要:隨著信息化社會的發(fā)展,人民對移動通信業(yè)務(wù)尤其是數(shù)據(jù)業(yè)務(wù)的要求越來越高,這就對現(xiàn)網(wǎng)絡(luò)的組建及優(yōu)化帶來很大負擔尤其是以數(shù)據(jù)業(yè)務(wù)為優(yōu)勢的TD-SCDMA網(wǎng)絡(luò)帶來挑戰(zhàn),解決無線網(wǎng)絡(luò)問題最直接的方法就是對現(xiàn)網(wǎng)絡(luò)進
關(guān)鍵字:
主要 內(nèi)容 流程 優(yōu)化 TD-SCDMA 網(wǎng)絡(luò) 概述
這是一篇結(jié)合鼠標產(chǎn)品介紹應用Pro/ENGINEER軟件完成產(chǎn)品造型與模具設(shè)計的文章?! ∫弧ro/ENGINEER 產(chǎn)品及模具設(shè)計過程 Pro/ENGINEER主要包括CAID(工業(yè)設(shè)計)、CAD(機械設(shè)計)、CAE(功能仿真)、CAM(制造)、PDM(數(shù)
關(guān)鍵字:
流程 模具設(shè)計 造型 鼠標
從用戶態(tài)的open到內(nèi)核驅(qū)動實現(xiàn)流程,問題來源:在講授Linux初級驅(qū)動的時候,我發(fā)現(xiàn)困惑很多同學的是不真正理解從應用層到我們自己所寫的驅(qū)動層的調(diào)用過程,所以寫此文章來大概描述。首先我們知道,在我們目前的Linux系統(tǒng)中,我們大概共約300左右個系統(tǒng)調(diào)
關(guān)鍵字:
實現(xiàn) 流程 驅(qū)動 內(nèi)核 open 用戶
用VHDL/VerilogHD語言開發(fā)PLD/FPGA的完整流程,用VHDL/VerilogHD語言開發(fā)PLD/FPGA的完整流程為: 1.文本編輯:用任何文本編輯器都可以進行,也可以用專用的HDL編輯環(huán)境。通常VHDL文件保存為.vhd文件,Verilog文件保存為.v文件 2.功能仿真:將文件調(diào)入HDL仿真
關(guān)鍵字:
完整 流程 PLD/FPGA 開發(fā) 語言 VHDL/VerilogHD
布局前的準備:1 查看捕捉點設(shè)置是否正確.08工藝為0.1,06工藝為0.05,05工藝為0.025.2 Cell名稱不能以數(shù)字開頭.否則無法做DRACULA檢查.3 布局前考慮好出PIN的方向和位置4 布局前分析電路,完成同一功能的MOS管畫在一起
關(guān)鍵字:
Layout 版圖設(shè)計 布局布線 流程
概述 MFCC:Mel頻率倒譜系數(shù)的縮寫。Mel頻率是基于人耳聽覺特性提出來的,它與Hz頻率成非線性對應關(guān)系。Mel頻率倒譜系數(shù)(MFCC)則是利用它們之間的這種關(guān)系,計算得到的Hz頻譜特征?! 谩 FCC已經(jīng)廣泛地應
關(guān)鍵字:
概述 流程 提取 MFCC
流程介紹
您好,目前還沒有人創(chuàng)建詞條流程!
歡迎您創(chuàng)建該詞條,闡述對流程的理解,并與今后在此搜索流程的朋友們分享。
創(chuàng)建詞條