新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應用 > TD-LTE多?;鶐脚_ARM子系統(tǒng)的運行流程控制和異常定位分析

TD-LTE多?;鶐脚_ARM子系統(tǒng)的運行流程控制和異常定位分析

作者: 時間:2012-12-31 來源:網(wǎng)絡(luò) 收藏

引言

本文引用地址:http://m.butianyuan.cn/article/148157.htm

隨著多核產(chǎn)品的日益普及,對跟蹤調(diào)試系統(tǒng)解決方案的性能要求也愈來愈高。ARM公司針對復雜片上系統(tǒng)(SoC)設(shè)計推出了高度可配置的跟蹤調(diào)試解決方案ARMCoreSightSoC,它滿足了軟件開發(fā)人員在SoC設(shè)計方面需要更高可視性的要求。在嵌入式應用系統(tǒng)復雜性越來越高的今天,跟蹤調(diào)試技術(shù)在整個系統(tǒng)開發(fā)過程中所占的比重也越來越大。因此,擁有高效、強大的跟蹤調(diào)試技術(shù)可以大大減少整個系統(tǒng)的開發(fā)時間,縮短產(chǎn)品面市時間,減輕系統(tǒng)開發(fā)的工作量。

在TD-LTE的開發(fā)中,既要滿足多種模式(TD-LTE、TD-SCDMA和GSM)下跟蹤技術(shù)的一致性,又要滿足TD-LTE的高效率要求,更要保證跟蹤信息的有序性、正確性和實時性,這對跟蹤技術(shù)提出了更高的要求。通過對原始跟蹤技術(shù)方案與新跟蹤方案的性能進行對比,來選擇更加適合TD-LTE的跟蹤軟件技術(shù)。

1 總體概述

終端的開發(fā)中,跟蹤技術(shù)對終端的性能有著至關(guān)重要的作用。由于本項目是多模單帶芯片的開發(fā),多種系統(tǒng)的模式切換對微處理器的要求較高,鑒于ARM11系列處理器具有超強的性能,采用ARM新指令架構(gòu)——ARMv6設(shè)計實現(xiàn),故本項目采用ARM1176JZ內(nèi)核。

ARMv6架構(gòu)通過以下幾點來增強處理器的性能:

①多媒體處理擴展,使MPEG4編碼/解碼速度和音頻處理速度加快一倍;

②增強的Cache結(jié)構(gòu),實地址Cache4減少Cache的刷新和重載,減少上下文切換的開銷;

③增強的和中斷處理,使實時任務的處理更加迅速;

④支持Unaligned和Mixed-endian數(shù)據(jù)訪問,使數(shù)據(jù)共享、軟件移植更簡單,也有利于節(jié)省存儲器空間。

在多模芯片的開發(fā)中,本項目將跟蹤技術(shù)作為芯片軟件開發(fā)中的一個小模塊來處理,其系統(tǒng)結(jié)構(gòu)如圖1所示。

當其他模塊有跟蹤信息打印時,其他模塊調(diào)用TRACE模塊提供的打印函數(shù)。TRACE模塊接收到打印信息后,通過設(shè)置打印參數(shù)來判斷是否需要把這些打印信息發(fā)送到PC機。如果需要,則通過UART串口將打印信息傳送到PC機的TRACE跟蹤軟件,TRACE模塊對其進行解碼之后,通過解碼軟件顯示出來。

2 原始跟蹤方案

2.1 緩存管理機制

原方案中的緩存管理機制采用備份緩存管理機制,采用含跟蹤頭和跟蹤信息的跟蹤信息幀格式,將跟蹤信息寫入一個大小為128 KB的全局跟蹤信息緩存中。為避免在任務切換頻繁時,當前任務被高優(yōu)先級任務打斷造成數(shù)據(jù)丟失,申請一個16 KB的備份緩存用于存放高優(yōu)先級任務跟蹤信息。若當前跟蹤源在進行寫人操作,高優(yōu)先級任務調(diào)用跟蹤接口,當前跟蹤源的任務就被搶占,則將高級任務的跟蹤信息寫入備份緩存中,當前跟蹤源繼續(xù)進行當前未完成的寫操作。

每次寫完當前跟蹤信息,檢查備份緩存中是否有數(shù)據(jù),若有,則將備份緩存中的跟蹤信息拷回至全局跟蹤信息緩存中,從而保證全局跟蹤信息緩存中跟蹤信息的連續(xù)性,原始方案跟蹤緩存場景圖如圖2所示。在本方案中,緩存機制內(nèi)部采用svnsprintf函數(shù)將跟蹤信息寫入緩存,該函數(shù)可以滿足跟蹤源打印多個變量的值,通過遍歷參數(shù)列表,找出跟蹤源需要打印參數(shù)的類型和個數(shù),這樣跟蹤源在打印動態(tài)臨時字符串時使用統(tǒng)一的跟蹤接口,使其他模塊的跟蹤源在使用跟蹤接口時更加方便。

2.2 跟蹤機制

原始方案的跟蹤通過類別和進程進行,進程的包括變量、主函數(shù)和子函數(shù)。PC端通過跟蹤控制工具發(fā)送相應的AT命令,在終端的內(nèi)存中讀取相應的設(shè)置值。若讀取的設(shè)置值與跟蹤源的值相等,則打印出該條跟蹤;若不相等,則丟棄本條跟蹤。在本方案中所有的跟蹤控制都是在跟蹤接口內(nèi)部,這樣對各種跟蹤信息的控制更加明確和具體,通過switch…case語句對跟蹤類型進行判斷,從而決定屏蔽跟蹤信息還是打印跟蹤信息。原始跟蹤控制圖如圖3所示,每種模式的跟蹤控制都采用同樣的機制,圖3中以TDS模式下的跟蹤控制為例進行介紹。

2.3 傳輸控制機制

實時跟蹤系統(tǒng)通過串口在PC端和ARM之間進行通信,采用DMA總線控制器進行跟蹤信息搬移。DMA是一種不經(jīng)過ARM處理器的CPU,可直接從內(nèi)存中存取數(shù)據(jù)的數(shù)據(jù)交換模式。在DMA模式下,CPU只需向DMA總線控制器下達指令,就可使其處理數(shù)據(jù)的傳送,接收數(shù)據(jù)傳送完畢的反饋信息,從而大大降低了CPU資源占有率。傳輸控制單元采取DMA同步中斷發(fā)送跟蹤信息,每次以等長字節(jié)傳輸,將跟蹤信息搬移至串口發(fā)送寄存器中,再通過配置串口發(fā)送寄存器,將跟蹤信息發(fā)送至PC端解析顯示單元。

3 優(yōu)化后跟蹤方案

3.1 新跟蹤緩存的管理

本設(shè)計方案采用的緩存機制是利用所有跟蹤函數(shù)在進入跟蹤時,均能夠確切知道當前跟蹤信息所需存儲空間長度的特點,為當前跟蹤信息預留出所需要的存儲空間。當?shù)蛢?yōu)先級任務的跟蹤信息被高優(yōu)先級任務跟蹤信息搶占時,內(nèi)存中已經(jīng)為低優(yōu)先級任務的跟蹤信息預留了存儲空間,不會導致跟蹤信息丟失和錯亂的情況,新緩存機制圖如圖4所示。

通過維護兩個寫索引和一個全局讀索引來管理緩存,其中兩個寫索引分別為全局寫索引和當前寫索引,全局寫索引用來與全局讀索引進行匹配,通過這兩個索引來計算緩存的剩余空間和已用空間,從而判斷何時發(fā)送和寫入跟蹤信息;而當前寫索引的作用就是為當前的跟蹤信息預留空間。在本設(shè)計中摒棄了svnprintf函數(shù),采用memcpy函數(shù)直接將跟蹤信息寫入緩存中,并且采用固定參數(shù)的跟蹤接口,跟蹤源根據(jù)跟蹤信息的不同需求,調(diào)用相應變量的跟蹤接口。


上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉