現(xiàn)場(chǎng)可編程門陣列(fpga) 文章 進(jìn)入現(xiàn)場(chǎng)可編程門陣列(fpga)技術(shù)社區(qū)
MicroBlaze AXI總線實(shí)現(xiàn)OLED顯示
- OLED作為從設(shè)備,主設(shè)備通過SPI控制協(xié)議和OLED模塊進(jìn)行通信,硬件接口為PMOD接口,OLED模塊內(nèi)部集成SRAM存儲(chǔ)設(shè)備緩存顯示數(shù)據(jù)。OLED模塊使用4wire SPI串行方式,其信號(hào)包含:SCK(時(shí)鐘),CS(片選),MOSI(master output
- 關(guān)鍵字: NANO2 microblaze FPGA OLED
一種FPGA高速訪問USB設(shè)備的設(shè)計(jì)方案
- 摘要:針對(duì)FPGA訪問USB設(shè)備存在傳輸速率低、資源消耗大、開發(fā)復(fù)雜的缺點(diǎn),提出了一種將ARM處理器與FPGA相結(jié)合實(shí)現(xiàn)高速訪問USB設(shè)備的方案。該方案利用ARM處理器的USB Host讀取USB設(shè)備數(shù)據(jù)井緩存于高速內(nèi)存,采用乒乓
- 關(guān)鍵字: USB設(shè)備 數(shù)據(jù)訪問 FPGA 嵌入式系統(tǒng)
硬核浮點(diǎn)DSP的FPGA或取代高性能計(jì)算GPGPU
- 近來,Altera公司推出業(yè)界首款浮點(diǎn)FPGA,它集成了硬核IEEE754兼容浮點(diǎn)運(yùn)算功能,提高了DSP性能、設(shè)計(jì)人員的效能和邏輯效率。據(jù)悉,硬核浮點(diǎn)DSP模塊集成在Altera20nmArria10FPGA和SoC中,以及14nmStratix10FPGA和SoC
- 關(guān)鍵字: DSP FPGA 數(shù)字信號(hào)處理
基于CPLD/FPGA的VHDL語言電路優(yōu)化設(shè)計(jì)
- 杜志傳,鄭建立(上海理工大學(xué) 醫(yī)療器械與食品學(xué)院 上海 200093)0 引 言VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)
- 關(guān)鍵字: VHDL CPLD/FPGA 電路設(shè)計(jì) 優(yōu)化
基于FPGA的非線性調(diào)頻信號(hào)脈沖壓縮的實(shí)現(xiàn)
- 隨著現(xiàn)代電子技術(shù)和飛行技術(shù)的發(fā)展,對(duì)雷達(dá)的作用距離、分辨能力、測(cè)量精度和單值性等性能指標(biāo)提出越來越高的要求,因此雷達(dá)信號(hào)形式的選擇和信號(hào)處理的方式起著重要作用。在脈沖壓縮技術(shù)中,雷達(dá)所使用的發(fā)射信號(hào)波
- 關(guān)鍵字: FPGA 非線性調(diào)頻信號(hào) 脈沖壓縮
傳授新手如何學(xué)習(xí)FPGA?
- PGA作為一種高新技術(shù),由于其結(jié)構(gòu)的特殊性,可以重復(fù)編程,開發(fā)周期較短,越來越受到電子愛好者的青睞,其應(yīng)用已經(jīng)逐漸普及到了各行各業(yè)。因此,越來越多的電子愛好者想盡快掌握這門技術(shù)進(jìn)入該領(lǐng)域。筆者從2007年初
- 關(guān)鍵字: FPGA
硅片融合時(shí)代的FPGA
- 從1980年代中期問世以來,F(xiàn)PGA技術(shù)持續(xù)發(fā)展,應(yīng)用范圍不斷拓展。近日,Altera公司資深副總裁兼首席技術(shù)官M(fèi)isha Burich先生來京,介紹了FPGA體系結(jié)構(gòu)的演進(jìn)及Altera公司FPGA的進(jìn)展情況。1990年代,具有50K 以上邏輯
- 關(guān)鍵字: FPGA
基于FPGA的雙通道汽車渦輪增壓葉片溫度采集卡研制
- 摘要:一種應(yīng)用于汽車渦輪增壓器葉片溫度檢測(cè)的雙通道數(shù)據(jù)采集卡,該卡由峰值檢測(cè)、串行A/D構(gòu)成模擬電路和由FPGA構(gòu)成整個(gè)數(shù)字電路而組成。重點(diǎn)設(shè)計(jì)了FPGA內(nèi)部串并轉(zhuǎn)換電路和FIFO,經(jīng)仿真和實(shí)驗(yàn)驗(yàn)證,串并轉(zhuǎn)換和FIFO的
- 關(guān)鍵字: FPGA 串并轉(zhuǎn)換 FIFO 仿真
現(xiàn)場(chǎng)可編程門陣列(fpga)介紹
您好,目前還沒有人創(chuàng)建詞條現(xiàn)場(chǎng)可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473