首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)

現(xiàn)場(chǎng)可編程門(mén)陣列(fpga) 文章 進(jìn)入現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)技術(shù)社區(qū)

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

  • 摘要:為了在提高數(shù)據(jù)采集卡的速度的同時(shí)降低成本,設(shè)計(jì)了一種應(yīng)用流水線存儲(chǔ)技術(shù)的數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)應(yīng)用軟件與硬件相結(jié)合的方式來(lái)控制實(shí)現(xiàn),通過(guò)MAX1308模數(shù)轉(zhuǎn)換器完成ADC的轉(zhuǎn)化過(guò)程,采用多片Nandflash流水線
  • 關(guān)鍵字: FPGA  高速數(shù)據(jù)  采集  系統(tǒng)設(shè)計(jì)    

FPGA配置模式

  • FPGA配置模式,FPGA有多種配置模式:并行主模式為一片F(xiàn)PGA加一片EPROM的方式;主從模式可以支持一片PROM編程多片F(xiàn)PGA;串行模式可以采用串行PROM編程FPGA;外設(shè)模式可以將FPGA作為微處理器的外設(shè),由微處理器對(duì)其編程。  如何實(shí)現(xiàn)快
  • 關(guān)鍵字: 模式  配置  FPGA  

FPGA芯片結(jié)構(gòu)分析

  • FPGA芯片結(jié)構(gòu)分析,目前主流的FPGA仍是基于查找表技術(shù)的,已經(jīng)遠(yuǎn)遠(yuǎn)超出了先前版本的基本性能,并且整合了常用功能(如RAM、時(shí)鐘管理和DSP)的硬核(ASIC型)模塊。如圖1-1所示(注:圖1-1只是一個(gè)示意圖,實(shí)際上每一個(gè)系列的FPGA都有其相應(yīng)的
  • 關(guān)鍵字: 分析  結(jié)構(gòu)  芯片  FPGA  

現(xiàn)代FPGA設(shè)計(jì)的能源優(yōu)化方案

  • 現(xiàn)代FPGA設(shè)計(jì)的能源優(yōu)化方案,引言  減少FPGA的功耗可帶來(lái)許多好處,如提高可靠性、降低冷卻成本、簡(jiǎn)化電源和供電方式、延長(zhǎng)便攜系統(tǒng)的電池壽命等。無(wú)損于性能的低功耗設(shè)計(jì) 既需要有高功率效率的FPGA架構(gòu),也需要有能駕馭架構(gòu)組件的良好設(shè)計(jì)規(guī)范
  • 關(guān)鍵字: 優(yōu)化  方案  能源  設(shè)計(jì)  FPGA  現(xiàn)代  

TMS320C61416控制FPGA數(shù)據(jù)加載設(shè)計(jì)

  • TMS320C61416控制FPGA數(shù)據(jù)加載設(shè)計(jì),本文提出了采用通過(guò)市面上常見(jiàn)的Flash ROM芯片替代專用PROM的方式,通過(guò)DSP的外部高速總線進(jìn)行FPGA加載;既節(jié)約了系統(tǒng)成本,也能達(dá)到FPGA上電迅速加載的目的;特別適用于在FPGA調(diào)試后期,待固化程序的階段。下面以兩片Xilinx公司Virtex-4系列XC4VLX60芯片為例,詳細(xì)介紹采用TI公司的TMS320C61416 DSP控制FPGA芯片數(shù)據(jù)加載的軟硬件設(shè)計(jì)。
  • 關(guān)鍵字: 加載  設(shè)計(jì)  數(shù)據(jù)  FPGA  控制  TMS320C61416  

可擴(kuò)展動(dòng)態(tài)重配置的新型FPGA平臺(tái)設(shè)計(jì)

  • 可擴(kuò)展動(dòng)態(tài)重配置的新型FPGA平臺(tái)設(shè)計(jì),新型 FPGA 平臺(tái)具有高度的靈活性和可擴(kuò)展性,且集成度高,能夠在單個(gè)或兩個(gè)芯片上集成一個(gè)完整的異構(gòu)動(dòng)態(tài)運(yùn)算系統(tǒng)。  自適應(yīng)硬件在諸如導(dǎo)彈電子和軟件無(wú)線電等功耗和系統(tǒng)尺寸有限,同時(shí)對(duì)環(huán)境高度敏感的應(yīng)用中非常
  • 關(guān)鍵字: 平臺(tái)  設(shè)計(jì)  FPGA  新型  動(dòng)態(tài)  配置  擴(kuò)展  

Altera樹(shù)立新里程碑發(fā)布首款28nmFPGA開(kāi)發(fā)套件

  •   Altera公司日前宣布開(kāi)始提供第一款帶有28-nm FPGA的開(kāi)發(fā)套件——Stratix V GX FPGA信號(hào)完整性套件,在推動(dòng)業(yè)界28-nm FPGA發(fā)展方面樹(shù)立了新里程碑。這一全功能套件支持設(shè)計(jì)工程師加速高性能系統(tǒng)的設(shè)計(jì)和開(kāi)發(fā),滿足了業(yè)界對(duì)提高帶寬的需求。Stratix V GX FPGA信號(hào)完整性開(kāi)發(fā)套件為用戶提供的平臺(tái)能夠測(cè)量并評(píng)估從600 Mbps到12.5 Gbps的收發(fā)器鏈路性能。  
  • 關(guān)鍵字: Altera  FPGA  

基于FPGA的TMR方法改進(jìn)策略

  • 基于FPGA的TMR方法改進(jìn)策略,基于SRAM的FPGA對(duì)于空間粒子輻射非常敏感,很容易產(chǎn)生軟故障,所以對(duì)基于FPGA的電子系統(tǒng)采取容錯(cuò)措施以防止此類故障的出現(xiàn)是非常重要的。三模冗余(TMR)方法以其實(shí)現(xiàn)的簡(jiǎn)單性和效果的可靠性而被廣泛用于對(duì)單粒子翻轉(zhuǎn)(
  • 關(guān)鍵字: 改進(jìn)  策略  方法  TMR  FPGA  基于  

Altera發(fā)布業(yè)界第一款28-nm FPGA開(kāi)發(fā)套件

  • 2011年9月7號(hào),北京——Altera公司(NASDAQ:ALTR)今天宣布開(kāi)始提供第一款帶有28-nm FPGA的開(kāi)發(fā)套件——Stratix V GX FPGA信號(hào)完整性套件,在推動(dòng)業(yè)界28-nm FPGA發(fā)展方面樹(shù)立了新里程碑。這一全功能套件支持設(shè)計(jì)工程師加速高性能系統(tǒng)的設(shè)計(jì)和開(kāi)發(fā),滿足了業(yè)界對(duì)提高帶寬的需求。Stratix V GX FPGA信號(hào)完整性開(kāi)發(fā)套件為用戶提供的平臺(tái)能夠測(cè)量并評(píng)估從600 Mbps到12.5 Gbps的收發(fā)器鏈路性能。
  • 關(guān)鍵字: Altera  FPGA  Stratix V GX   

Microsemi宣布提供SmartFusion cSoC成本優(yōu)化版本

  • 致力于提供幫助功率管理、安全、可靠與高性能半導(dǎo)體技術(shù)產(chǎn)品的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation,紐約納斯達(dá)克交易所代號(hào):MSCC) 宣布提供經(jīng)成本優(yōu)化的SmartFusion 可定制單芯片系統(tǒng) (customizable system-on-chip, cSoC) 器件A2F060,該器件備有商用和工業(yè)溫度等級(jí)型款,專門(mén)針對(duì)大批量應(yīng)用而設(shè)計(jì),包括馬達(dá)和運(yùn)動(dòng)控制、游戲機(jī)、太陽(yáng)能逆變器,以及臨床和成像醫(yī)療電子設(shè)備。
  • 關(guān)鍵字: 美高森美  FPGA  

賽靈思FPGA:面向動(dòng)態(tài)應(yīng)用的靈活操作系統(tǒng)

  • 利用賽靈思FPGA的動(dòng)態(tài)重配置功能,同構(gòu)多線程執(zhí)行模型可同時(shí)兼得軟件靈活性和硬件性能。一臺(tái)在未知的土地...
  • 關(guān)鍵字: 賽靈思  FPGA  

基于DSP和FPGA的多波形雷達(dá)回波中頻模擬器實(shí)現(xiàn)

  • 基于DSP和FPGA的多波形雷達(dá)回波中頻模擬器實(shí)現(xiàn),本文論述一種自主產(chǎn)生式的雷達(dá)回波模擬器中頻部分的設(shè)計(jì)實(shí)現(xiàn)方法,該模擬器可產(chǎn)生脈沖單頻、脈沖線性調(diào)頻、步進(jìn)頻、步進(jìn)頻+線性調(diào)頻等多種波形的雷達(dá)回波信號(hào),并可產(chǎn)生雙目標(biāo)和參數(shù)可控的帶限高斯白噪聲,可模擬主要
  • 關(guān)鍵字: 中頻  模擬器  實(shí)現(xiàn)  雷達(dá)  波形  DSP  FPGA  基于  

多時(shí)鐘域數(shù)據(jù)傳遞的Spartan-II FPGA實(shí)現(xiàn)

  • 本文采用FPGA來(lái)設(shè)計(jì)一款廣泛應(yīng)用于計(jì)算機(jī)、Modem、數(shù)據(jù)終端以及許多其他數(shù)字設(shè)備之間的數(shù)據(jù)傳輸?shù)膶S卯惒讲⑿型ㄐ沤涌谛酒?,?shí)現(xiàn)了某一時(shí)鐘域(如66 MHz)的8位并行數(shù)據(jù)到另一低時(shí)鐘域(如40 MHz)16位并行數(shù)據(jù)的異步轉(zhuǎn)換,并且客戶可以根據(jù)自己的要求進(jìn)行數(shù)據(jù)定義。完成數(shù)據(jù)在不同時(shí)鐘域間的正確傳遞的同時(shí)防止亞穩(wěn)態(tài)的出現(xiàn),保持系統(tǒng)的穩(wěn)定,是電路設(shè)計(jì)的關(guān)鍵。
  • 關(guān)鍵字: Spartan-II  FPGA  多時(shí)鐘域  數(shù)據(jù)    

基于FPGA的高速自適應(yīng)濾波器的實(shí)現(xiàn)

  • 在LMS算法進(jìn)行變步長(zhǎng)處理的基礎(chǔ)上,結(jié)合馳豫超前流水線技術(shù)和時(shí)序重構(gòu)技術(shù)提出了創(chuàng)新結(jié)構(gòu)和改進(jìn)算法,在FPGA的仿真綜合環(huán)境中設(shè)計(jì)實(shí)現(xiàn)了該高速自適應(yīng)濾波器,并且在Altera DE2-70開(kāi)發(fā)板上進(jìn)行了板級(jí)測(cè)試。
  • 關(guān)鍵字: FPGA  自適應(yīng)濾波器    

面向動(dòng)態(tài)應(yīng)用的靈活操作系統(tǒng)

  • 一臺(tái)在未知的土地上行進(jìn)的自動(dòng)機(jī)器人;一部能夠根據(jù)信號(hào)強(qiáng)度改變解壓縮格式的視頻解碼器;一套寬帶電子對(duì)抗系統(tǒng);一種用于機(jī)動(dòng)車輛的自適應(yīng)圖像跟蹤算法……這些都屬于大量涌現(xiàn)的隨環(huán)境瞬變做出快速響應(yīng)的新興嵌入式或者關(guān)鍵任務(wù)應(yīng)用。在過(guò)去,靜態(tài)決策最壞情況分配曾為嚴(yán)格的實(shí)時(shí)約束提供了解決方案,而現(xiàn)在靈活性也成為一項(xiàng)要求。法國(guó)某研究項(xiàng)目建議使用的解決方案是一種分布在 FPGA 資源上,對(duì)軟硬件線程進(jìn)行管理的操作系統(tǒng)。
  • 關(guān)鍵字: 賽靈思  FPGA  
共6399條 260/427 |‹ « 258 259 260 261 262 263 264 265 266 267 » ›|

現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)介紹

您好,目前還沒(méi)有人創(chuàng)建詞條現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的朋友們分享。    創(chuàng)建詞條
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473