現(xiàn)場可編程門陣列(fpga) 文章 進入現(xiàn)場可編程門陣列(fpga)技術(shù)社區(qū)
FPGA低功耗設(shè)計須權(quán)衡多項指標(biāo)
- FPGA的功耗高度依賴于用戶的設(shè)計,沒有哪種單一的方法能夠?qū)崿F(xiàn)這種功耗的降低,如同其它多數(shù)事物一樣,降低功耗的設(shè)計就是一種協(xié)調(diào)和平衡藝術(shù),在進行低功耗器件的設(shè)計時,人們必須仔細(xì)權(quán)衡性能、易用性、成本、密
- 關(guān)鍵字: FPGA 低功耗設(shè)計 指標(biāo)
基于FPGA的PROFIBUS-DP集線器設(shè)計
- 摘要:給出了用PROFIBUS―DP HUB來改變現(xiàn)場總線拓?fù)浣Y(jié)構(gòu)的設(shè)計方案,并對數(shù)據(jù)轉(zhuǎn)發(fā)方法進行比較。描述了DP協(xié)議傳輸?shù)母袷?,重點介紹并分析了兩種幀結(jié)束檢測方法及其優(yōu)劣,最后通過八通道DP HUB的實例來說明了整個設(shè)計
- 關(guān)鍵字: 設(shè)計 集線器 PROFIBUS-DP FPGA 基于
基于FPGA的LDPC編碼設(shè)計
- 針對低密度奇偶校驗碼(簡稱LDPC碼)的直接編碼運算量較大、復(fù)雜度高,根據(jù)RicIlarclson和Urbanke(RU)建議的編碼方案,介紹一種適于在FPGA上實現(xiàn),利用有效校驗矩陣來降低編碼復(fù)雜度的LDPC編碼方案,給出了編碼器設(shè)計實現(xiàn)的原理和編碼器的結(jié)構(gòu)和基本組成。在QuartusⅡ7.2軟件平臺上采用基于FPGA的VHDL語言實現(xiàn)了有效的編碼過程。結(jié)果表明:此方案在保證高效可靠傳輸?shù)耐瑫r降低了實現(xiàn)的復(fù)雜度。這種編碼方案可靈活應(yīng)用于不同的校驗矩陣H,碼長和碼率的系統(tǒng)中。
- 關(guān)鍵字: FPGA LDPC 編碼
基于DSP與FPGA的全姿態(tài)指引儀圖形顯示系統(tǒng)設(shè)計
- 基于DSP與FPGA的全姿態(tài)指引儀圖形顯示系統(tǒng)設(shè)計,摘要:針對機載電子全姿態(tài)指引儀顯示圖形信息的特征及其變化特點,在系統(tǒng)初始化時將圖形內(nèi)容分為背景層、填充層和動態(tài)字符層三層,運算過程中只改變根據(jù)參數(shù)變化的填充層和字符層;將圖形運算過程分為圖形輪廓生成和
- 關(guān)鍵字: 圖形 顯示系統(tǒng) 設(shè)計 指引 姿態(tài) DSP FPGA A/D轉(zhuǎn)換
基于FPGA的多路視頻通道控制
- 根據(jù)織布機告警系統(tǒng)的需求,提出一種開關(guān)設(shè)計思想,闡述開關(guān)設(shè)計過程中遇到的問題以及解決方法。首先在FPGA中設(shè)計一個開關(guān)控制信號,利用這個信號結(jié)合雙口RAM中的編碼數(shù)據(jù)識別兩個撥動開關(guān)狀態(tài),從而達(dá)到控制多路視頻通道的目的,使本告警系統(tǒng)更方便的應(yīng)用于實際工業(yè)中。介紹整個控制系統(tǒng)的工作原理,給出硬件結(jié)構(gòu)圖和軟件設(shè)計過程,然后利用QuartusⅡ中的SignalTapⅡLogic Analyzer工具對控制信號進行實時采樣分析,最后在織布機告警系統(tǒng)中成功實現(xiàn)視頻通道控制功能。
- 關(guān)鍵字: FPGA 多路 視頻 通道控制
高成本效益的AC感應(yīng)電機轉(zhuǎn)差控制優(yōu)化方案
- 隨著AC感應(yīng)電機成為工業(yè)電機的首選,全方位降低設(shè)計功耗的需求不斷涌現(xiàn),因此提高這些電機的效率變得非常重...
- 關(guān)鍵字: FPGA AC感應(yīng)電機
Altera榮獲TechAmerica基金會“美國技術(shù)獎”
- Altera公司(NASDAQ: ALTR)今天宣布,Stratix® IV GT FPGA榮獲TechAmerica基金會電子元器件類的美國技術(shù)獎。TechAmerica認(rèn)為Altera的Stratix IV GT FPGA在技術(shù)上非常出眾,它專為滿足當(dāng)今寬帶系統(tǒng)的性能和系統(tǒng)帶寬需求而設(shè)計。 6月16號在華盛頓舉行的第八屆年度技術(shù)和政府晚宴上,Altera獲得了該獎項。在該活動中,數(shù)百名各行業(yè)、國會和政府領(lǐng)導(dǎo)人慶祝了業(yè)界和政府之間的合作。美國技術(shù)獎獲獎?wù)叽砹擞蓸I(yè)界專家和技術(shù)同行選出的
- 關(guān)鍵字: Altera FPGA Stratix
現(xiàn)場可編程門陣列(fpga)介紹
您好,目前還沒有人創(chuàng)建詞條現(xiàn)場可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473