首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 現(xiàn)場(chǎng)可編程門陣列(fpga)

現(xiàn)場(chǎng)可編程門陣列(fpga) 文章 進(jìn)入現(xiàn)場(chǎng)可編程門陣列(fpga)技術(shù)社區(qū)

子帶分解的自適應(yīng)濾波器的FPGA實(shí)現(xiàn)

  • 基于子帶分解的自適應(yīng)濾波器在提高收斂性能的同時(shí)又可以節(jié)省一定的計(jì)算量。采用Altera公司的仿真軟件Altera DSP Builder和QuartusⅡ7.2進(jìn)行子帶分解的NLMS算法的自適應(yīng)濾波器現(xiàn)場(chǎng)可編程門陣列設(shè)計(jì),利用Simulink和ModelSim對(duì)設(shè)計(jì)方案進(jìn)行了模型仿真和功能仿真,達(dá)到較好的效果。
  • 關(guān)鍵字: FPGA  分解  自適應(yīng)濾波器    

基于FPGA的RS485接口誤碼測(cè)試儀的設(shè)計(jì)和實(shí)現(xiàn)

  • 介紹了一種基于FPGA的誤碼測(cè)試儀的設(shè)計(jì)原理、實(shí)現(xiàn)過程及調(diào)試經(jīng)驗(yàn)。該誤碼測(cè)試系統(tǒng)使用RS485接口,具有原理簡(jiǎn)單、接口獨(dú)特、功能豐富等特點(diǎn),系統(tǒng)具有較好的可擴(kuò)展性。
  • 關(guān)鍵字: FPGA  485  RS  接口    

常用FPGA/CPLD四種設(shè)計(jì)技巧

  • 常用FPGA/CPLD四種設(shè)計(jì)技巧,FPGA/CPLD的設(shè)計(jì)思想與技巧是一個(gè)非常大的話題,本文僅介紹一些常用的設(shè)計(jì)思想與技巧,包括乒乓球操作、串并轉(zhuǎn)換、流水線操作和數(shù)據(jù)接口的同步方法。希望本文能引起工程師們的注意,如果能有意識(shí)地利用這些原則指導(dǎo)日
  • 關(guān)鍵字: 技巧  設(shè)計(jì)  FPGA/CPLD  常用  

可實(shí)現(xiàn)快速鎖定的FPGA片內(nèi)延時(shí)鎖相環(huán)設(shè)計(jì)

  • 摘要:延時(shí)鎖相環(huán)(DLL)是一種基于數(shù)字電路實(shí)現(xiàn)的時(shí)鐘管理技術(shù)。DLL可用以消除時(shí)鐘偏斜,對(duì)輸入時(shí)鐘進(jìn)行分頻、倍頻、移相等操作。文中介紹了FPGA芯片內(nèi)DLL的結(jié)構(gòu)和設(shè)計(jì)方案,在其基礎(chǔ)上提出可實(shí)現(xiàn)快速鎖定的延時(shí)鎖相環(huán)
  • 關(guān)鍵字: FPGA  延時(shí)  鎖相環(huán)    

AEMB軟核處理器的SoC系統(tǒng)驗(yàn)證平臺(tái)的構(gòu)建

基于FPGA的RS485接口誤碼測(cè)試儀的設(shè)計(jì)

  • 摘要:介紹了一種基于FPGA的誤碼測(cè)試儀的設(shè)計(jì)原理、實(shí)現(xiàn)過程及調(diào)試經(jīng)驗(yàn)。該誤碼測(cè)試系統(tǒng)使用RS485接口...
  • 關(guān)鍵字: FPGA  RS485  誤碼測(cè)試儀  

使用SignalTap II邏輯分析儀調(diào)試FPGA

  • 摘 要 :本文介紹了可編程邏輯器件開發(fā)工具Quartus II 中SingalTap II 嵌入式邏輯分析器的使用,并給出一個(gè)具體的設(shè)計(jì)實(shí)例,詳細(xì)介紹使用SignalTap II對(duì)FPGA調(diào)試的具體方法和步驟。
    關(guān)鍵字 : SignalTap;硬件調(diào)試
  • 關(guān)鍵字: SignalTap  FPGA  邏輯分析儀  調(diào)試    

復(fù)用器重構(gòu)降低FPGA成本

  • 摘 要: 本文介紹了一種新的復(fù)用器重構(gòu)算法,能夠降低FPGA實(shí)際設(shè)計(jì)20%的成本。該算法通過減少?gòu)?fù)用器所需查找表(LUT)的數(shù)量來(lái)實(shí)現(xiàn)。算法以效率更高的4:1復(fù)用器替代2:1復(fù)用器樹。算法性能的關(guān)鍵在于尋找總線上出現(xiàn)的
  • 關(guān)鍵字: FPGA  復(fù)用器    

利用FPGA和CPLD數(shù)字邏輯實(shí)現(xiàn)ADC

  • 數(shù)字系統(tǒng)的設(shè)計(jì)人員擅長(zhǎng)在其印制電路板上用FPGA和CPLD將各種處理器、存儲(chǔ)器和標(biāo)準(zhǔn)的功能元件粘合在一起來(lái)實(shí)現(xiàn)數(shù)字設(shè)計(jì)。除了這些數(shù)字功能之外,F(xiàn)PGA和CPLD還可以使用LVDS輸入、簡(jiǎn)單的電阻電容(RC)電路和一些FPGA或CP
  • 關(guān)鍵字: FPGA  CPLD  ADC  數(shù)字邏輯    

基于Actel FPGA的VGA顯示控制方案

  •   目前無(wú)論是工控產(chǎn)品還是消費(fèi)產(chǎn)品,在需要用到大屏幕的場(chǎng)合最常使用的是基于VGA接口的顯示器。VGA接口的顯示器具有顯示分辨率大、顯示圖像細(xì)膩、彩色效果突出等特點(diǎn)。正是由于這些優(yōu)點(diǎn),VGA接口的控制器廣泛應(yīng)用于各種終端設(shè)備、醫(yī)療儀器、汽車電子、消費(fèi)電子等領(lǐng)域。   1.VGA簡(jiǎn)介   VGA是視頻圖形陣列(Video Graphics Array)的簡(jiǎn)稱,是IBM于1987年提出的一個(gè)使用模擬信號(hào)的圖形顯示標(biāo)準(zhǔn)。最初的VGA標(biāo)準(zhǔn)最大只能支持640*480分辨率的顯示器,而為了適應(yīng)大屏幕的應(yīng)用,視頻
  • 關(guān)鍵字: Actel  FPGA  VGA接口  201005  

可編程和自營(yíng)業(yè)務(wù)是提升利潤(rùn)的竅門

  •   在芯片市場(chǎng),很多廠商在追逐著摩爾定律,例如CPU、存儲(chǔ)器、FPGA等產(chǎn)品靠工藝的進(jìn)步來(lái)降低單位成本,靠大批量通用產(chǎn)品來(lái)獲利。除此之外,另一種可取的方法是做高附加價(jià)值產(chǎn)品。不久前,Cypress公司市場(chǎng)傳訊部高級(jí)總監(jiān)Joseph L. McCarthy向本刊介紹了該公司這幾年的戰(zhàn)略轉(zhuǎn)型:該公司正從做通用產(chǎn)品轉(zhuǎn)為可編程器件和自營(yíng)產(chǎn)品上來(lái)(圖1),2009年可編程和自營(yíng)產(chǎn)品比例已達(dá)到81%。這兩部分可使產(chǎn)品的單價(jià)上升,產(chǎn)生更高的利潤(rùn)。   PSoC/觸控可編程戰(zhàn)略   為了實(shí)施可編程戰(zhàn)略,2003年
  • 關(guān)鍵字: Cypress  摩爾定律  CPU  存儲(chǔ)器  FPGA  201005  

半導(dǎo)體訂單增長(zhǎng)背后的隱患

  •   DSP 漲價(jià)、FPGA漲價(jià)、放大器漲價(jià),沒有一個(gè)不漲價(jià)的半導(dǎo)體器件。而據(jù)筆者調(diào)查,目前,很多客戶由于持續(xù)延長(zhǎng)的訂貨周期,不得不采取雙重訂貨方式,近期華爾街分析師指出,目前可編程邏輯商賽靈思正在面臨著這種風(fēng)險(xiǎn)。   JP摩根的分析師ChristopherDanely在5月18日的一份報(bào)告中指出,部分Virtex-5的供貨周期由4至6周已延長(zhǎng)至10周以上。   實(shí)際上不少華爾街的分析師近幾周來(lái)紛紛發(fā)表報(bào)告,稱擔(dān)心FPGA供應(yīng)商Xilinx及Altera的庫(kù)存情況,不過某些人士卻認(rèn)為不必為此擔(dān)心。賽靈思
  • 關(guān)鍵字: 半導(dǎo)體  FPGA  

基于FPGA和VHDL的USB2.0控制器設(shè)計(jì)

  • 在視頻存儲(chǔ)和圖像寬帶領(lǐng)域中,經(jīng)常遇到實(shí)時(shí)高速數(shù)據(jù)傳輸?shù)囊蟆?000年4月,由Intel、Microsoft、NEC、Comp...
  • 關(guān)鍵字: FPGA  USB2.0控制器  高速數(shù)據(jù)傳輸  

一種基于FPGA的VGA圖象信號(hào)發(fā)生器設(shè)計(jì)

  • 1、引言VGA(視頻圖形陣列)作為一種標(biāo)準(zhǔn)的顯示接口在視頻和計(jì)算機(jī)領(lǐng)域得到了廣泛的應(yīng)用。VGA圖像信號(hào)...
  • 關(guān)鍵字: FPGA  VGA  圖象信號(hào)發(fā)生器  

用于無(wú)線基礎(chǔ)設(shè)備中數(shù)據(jù)轉(zhuǎn)換器和低成本FPGA的JESD204A

  •   引言   隨著人們訂購(gòu)無(wú)線服務(wù)數(shù)量的激增、各種服務(wù)類型的多樣化,以及更低的便攜式設(shè)備接入因特網(wǎng)的費(fèi)用,使得對(duì)于增加基礎(chǔ)設(shè)施容量的需求日益明顯。3G智能手機(jī)、3G上網(wǎng)本和3G平板電腦是引發(fā)對(duì)于無(wú)線數(shù)據(jù)服務(wù)和基站容量的爆炸性需求的主要推動(dòng)力。將性能疊加到現(xiàn)有的無(wú)線寬帶設(shè)備,例如:HSPA+和EV-DO(即3G+),已經(jīng)解決了一部分?jǐn)?shù)據(jù)吞吐量的需要,但因?yàn)榉?wù)速度慢,無(wú)線服務(wù)供應(yīng)商仍飽受用戶指責(zé),尤其是在大城市中,用戶不滿的情況更加嚴(yán)重。   無(wú)線運(yùn)營(yíng)商有向更高帶寬服務(wù)發(fā)展的計(jì)劃,如:LTE和LTE-A
  • 關(guān)鍵字: Lattice  FPGA  JESD204A  
共6399條 319/427 |‹ « 317 318 319 320 321 322 323 324 325 326 » ›|

現(xiàn)場(chǎng)可編程門陣列(fpga)介紹

您好,目前還沒有人創(chuàng)建詞條現(xiàn)場(chǎng)可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門陣列(fpga)的朋友們分享。    創(chuàng)建詞條
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473