EEPW首頁(yè) >>
主題列表 >>
現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)
現(xiàn)場(chǎng)可編程門(mén)陣列(fpga) 文章 進(jìn)入現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)技術(shù)社區(qū)
賽靈思發(fā)布28納米FPGA平臺(tái) 推進(jìn)可編程技術(shù)
- 賽靈思公司(Xilinx)宣布發(fā)布賽靈思新一代可編程FPGA平臺(tái)。 據(jù)悉,目前過(guò)高的ASIC設(shè)計(jì)和制造成本、快速演化的相關(guān)標(biāo)準(zhǔn)、縮減物料清單以及對(duì)軟硬件可編程性的需求,與當(dāng)前經(jīng)濟(jì)不景氣且員工數(shù)量減少的狀況相互交織,令當(dāng)前的現(xiàn)實(shí)環(huán)境雪上加霜,迫使電子產(chǎn)品設(shè)計(jì)人員必須逐步把FPGA用作ASIC 和ASSP的替代方案。賽靈思將上述各種趨勢(shì)的互相交織,視為可編程技術(shù)勢(shì)在必行的重要驅(qū)動(dòng)因素。 同時(shí),功耗管理及其對(duì)系統(tǒng)成本和性能的影響也是當(dāng)前電子系統(tǒng)設(shè)計(jì)人員和制造商所首要關(guān)注的問(wèn)題。隨著競(jìng)爭(zhēng)日益激烈,盡力降低功耗
- 關(guān)鍵字: Xilinx FPGA
基于FPGA實(shí)現(xiàn)DSP與RapidIO網(wǎng)絡(luò)互聯(lián)
- 本文首先簡(jiǎn)單的介紹了總線的發(fā)展,從而引出一種新型的串行點(diǎn)對(duì)點(diǎn)交換結(jié)構(gòu)RapidIO。DSP 在高性能處理系統(tǒng)中的重要性毋庸置疑,但是目前的很多DSP 并沒(méi)有RapidIO接口。本文提出了利用FPGA,將DSP 的總線橋接到一個(gè)RapidIO IP 上,從而實(shí)現(xiàn)了DSP與RapidIO 網(wǎng)絡(luò)的互聯(lián)。
- 關(guān)鍵字: RapidIO 網(wǎng)絡(luò)互聯(lián) DSP 實(shí)現(xiàn) FPGA 基于 RapidIO
賽靈思 28 納米技術(shù)及架構(gòu)發(fā)布背景
- 賽靈思公司今天所發(fā)布的消息“賽靈思采用28 納米高性能、低功耗工藝加速平臺(tái)開(kāi)發(fā),推進(jìn)可編程勢(shì)在必行”凸顯了功耗在目前系統(tǒng)設(shè)計(jì)中所起的重要作用,也充分顯示了在賽靈思考慮將 28 納米工藝技術(shù)作為其新一代 FPGA 系列產(chǎn)品的技術(shù)選擇時(shí), 功耗如何在一定程度上影響到了最終的決策。。 眾所周知,F(xiàn)PGA 在摩爾定律作用下不斷發(fā)展,每一代新產(chǎn)品的推出,都提高了系統(tǒng)功能,加強(qiáng)了計(jì)算能力。不過(guò),也存在著自相矛盾的地方。隨著 FPGA 按照摩爾定律不斷發(fā)展,設(shè)計(jì)和構(gòu)建 FPGA 的工程
- 關(guān)鍵字: Xilinx 28納米 FPGA
賽靈思宣布采用 28 納米工藝加速平臺(tái)開(kāi)發(fā)
- 全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx Inc.? ) 今天宣布,為推進(jìn)可編程勢(shì)在必行之必然趨勢(shì),正對(duì)系統(tǒng)工程師在全球發(fā)布賽靈思新一代可編程FPGA平臺(tái)。和前代產(chǎn)品相比, 全新的平臺(tái)功耗降低一半,而性能提高兩倍。通過(guò)選擇一個(gè)高性能低功耗的工藝技術(shù),一個(gè)覆蓋所有產(chǎn)品系列的、統(tǒng)一的、可擴(kuò)展的架構(gòu),以及創(chuàng)新的工具,賽靈思將最大限度地發(fā)揮 28 納米技術(shù)的價(jià)值, 為客戶(hù)提供具備 ASIC 級(jí)功能的 FPGA,以滿(mǎn)足其成本和功耗預(yù)算的需求。同時(shí)還能通過(guò)簡(jiǎn)單的設(shè)計(jì)移植和 IP 再利用,
- 關(guān)鍵字: Xilinx 28納米 FPGA
Altera Stratix IV FPGA繼續(xù)廣受全球媒體好評(píng)
- Altera公司今天宣布,40-nm Stratix® IV FPGA系列最近榮獲電子編輯媒體的多個(gè)獎(jiǎng)項(xiàng)。Stratix IV系列因其在密度、性能和功耗上的優(yōu)勢(shì),以及在前沿工藝技術(shù)上的領(lǐng)先地位獲得《電子技術(shù)應(yīng)用》、中國(guó)電子報(bào)以及《VME和關(guān)鍵系統(tǒng)雜志》(VME and Critical Systems)的編輯的認(rèn)可。Stratix IV FPGA器件自2008年12月開(kāi)始發(fā)售起,已有10家電子行業(yè)媒體授予它12項(xiàng)產(chǎn)品和技術(shù)獎(jiǎng)。最新的獎(jiǎng)項(xiàng)包括: 《電子技術(shù)應(yīng)用》雜志授予Strati
- 關(guān)鍵字: Altera Stratix FPGA
理解FPGA中的壓穩(wěn)態(tài)及計(jì)算壓穩(wěn)態(tài)的方法
- 本白皮書(shū)介紹FPGA中的壓穩(wěn)態(tài),為什么會(huì)出現(xiàn)這一現(xiàn)象,它是怎樣導(dǎo)致設(shè)計(jì)失敗的。介紹怎樣計(jì)算壓穩(wěn)態(tài)MTBF,重...
- 關(guān)鍵字: FPGA 壓穩(wěn)態(tài) MTBF 寄存器
基于FPGA和DDS的信號(hào)源研究與設(shè)計(jì)
- 1引言直接數(shù)字頻率合成DDS(DirectDigitalSynthesizer)是基于奈奎斯特抽樣定理理論和現(xiàn)代器件生...
- 關(guān)鍵字: FPGA DDS 信號(hào)源 設(shè)計(jì)
現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)介紹
您好,目前還沒(méi)有人創(chuàng)建詞條現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的朋友們分享。 創(chuàng)建詞條
熱門(mén)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473