首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 現(xiàn)場可編程門陣列(fpga)

現(xiàn)場可編程門陣列(fpga) 文章 進入現(xiàn)場可編程門陣列(fpga)技術(shù)社區(qū)

基于FPGA的掃頻信號源的研究與設(shè)計

  • 介紹掃頻電路和DDS技術(shù)的原理,利用FPGA設(shè)計一個以DDS技術(shù)為基礎(chǔ)的掃頻信號源,給出用Verilog語言編程的實現(xiàn)方案和實現(xiàn)電路。并通過采用流水線技術(shù)提高了相位累加器的運算速度,通過改進ROM壓縮算法以減小存儲器的容量,完成了對整個系統(tǒng)的優(yōu)化設(shè)計。運用QuartusⅡ軟件仿真驗證了程序設(shè)計的正確性,最終在硬件電路上實現(xiàn)了該掃頻信號源。
  • 關(guān)鍵字: FPGA  掃頻信號源    

Altera 發(fā)布28-nm FPGA技術(shù)創(chuàng)新

  •   Altera公司今天宣布了在即將推出的28nm FPGA中采用的創(chuàng)新技術(shù):嵌入式HardCopy®模塊、部分重新配置新方法以及嵌入式28-Gbps收發(fā)器,這些技術(shù)將極大的提高下一代Altera® FPGA的密度和I/O性能,并進一步鞏固相對于ASIC和ASSP的競爭優(yōu)勢。   快速增長的寬帶應(yīng)用如高清晰(HD)視頻、云計算、網(wǎng)絡(luò)數(shù)據(jù)存儲和移動視頻等對基礎(chǔ)設(shè)備和最終用戶設(shè)備開發(fā)人員提出了新挑戰(zhàn)。他們怎樣才能夠迅速提高系統(tǒng)帶寬,同時滿足嚴格的功耗和成本要求呢?Altera開發(fā)了最新的創(chuàng)新
  • 關(guān)鍵字: Altera  28nm  FPGA  

采用FPGA實現(xiàn)發(fā)電機組頻率測量計的設(shè)計

  • 基于FPGA設(shè)計的發(fā)電機組頻率測量計,系統(tǒng)在整體上采用光電耦合器的隔離方式,提高系統(tǒng)的抗干擾能力和穩(wěn)定性。該系統(tǒng)具有線路簡單可靠、通用性強、穩(wěn)定度高等優(yōu)點,可廣泛應(yīng)用于頻率電壓變換器、轉(zhuǎn)速繼電器。該設(shè)計的FPGA數(shù)字系統(tǒng)部分使用Verilog HDL語言,給出核心程序,并可以通過Verilog HDL語言的綜合工具進行相應(yīng)硬件電路的生成,具有傳統(tǒng)邏輯設(shè)計方法所無法比擬的優(yōu)越性。經(jīng)過仿真后,驗證設(shè)計是成功的, 達到預(yù)期結(jié)果。同時這種方法設(shè)計的數(shù)字電子系統(tǒng)可移植性強、可更改性好。如果需要的頻率測量范圍需要擴
  • 關(guān)鍵字: FPGA  發(fā)電機組  測量計  頻率    

賽靈思推出即插即用高清電視參考設(shè)計

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc.)近日推出一款全新的消費視頻增強參考設(shè)計。該款參考設(shè)計基于一個低成本的Xilinx Spartan現(xiàn)場可編程邏輯門陣列(FPGA) 并結(jié)合先進的數(shù)字視頻算法,可大大加快高清數(shù)字電視的“即插即用”的設(shè)計步伐。   該款參考設(shè)計是賽靈思與世界著名的數(shù)字處理IC與IP廠商Vestek 電子研發(fā)公司共同開發(fā)的成果。隨著這款現(xiàn)成的、功能完整的設(shè)計解決方案的供貨上市,數(shù)字電視OEM廠商在大批量市場中可以更加輕松地利用圖像質(zhì)
  • 關(guān)鍵字: Xilinx  Spartan  FPGA  

基于FPGA的超聲波液體密度傳感器的設(shè)計

  • 0引言液體密度是許多工業(yè)中的重要參數(shù),它可以直接參與生產(chǎn)過程中的控制和決策,因此對液體密度進行...
  • 關(guān)鍵字: FPGA  超聲波液體密度傳感器  設(shè)計  

基于FPGA滑動相關(guān)法偽碼捕獲的研究與實現(xiàn)

  • 引言對于碼分多址的擴頻通信方式而言,只有當(dāng)接收端本地偽碼與發(fā)端偽碼處于相同相位狀態(tài)時,有用的信...
  • 關(guān)鍵字: FPGA  滑動相關(guān)法  偽碼捕獲  

用中檔FPGA實現(xiàn)高速DDR3存儲器控制器

  • 由于系統(tǒng)帶寬不斷的增加,因此針對更高的速度和性能,設(shè)計人員對存儲技術(shù)進行了優(yōu)化。下一代雙數(shù)據(jù)速率(DDR)SDRAM芯片是DDR3 SDRAM。 DDR3 SDRAM具有比DDR2更多的優(yōu)勢。這些器件的功耗更低,能以更高的速度工作,有更高的性能(2倍的帶寬),并有更大的密度。
  • 關(guān)鍵字: FPGA  DDR3  存儲器  控制器    

賽靈思40nm Virtex-6 FPGA系列通過全生產(chǎn)驗證

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. )與全球領(lǐng)先的半導(dǎo)體代工廠商聯(lián)華電子( UMC (NYSE: UMC; TSE: 2303))今天共同宣布,采用聯(lián)華電子高性能40nm工藝的Virtex®-6 FPGA,已經(jīng)完全通過生產(chǎn)前的驗證。這是雙方工程團隊為進一步提升良率、增強可靠性并縮短生產(chǎn)周期而努力合作的成果。Virtex-6系列通過生產(chǎn)驗證, 意味著聯(lián)華電子繼2009年3月發(fā)布首批基于40nm工藝的器件后,正式將該工藝轉(zhuǎn)入量產(chǎn)。   “對于我們長
  • 關(guān)鍵字: Xilinx  40nm  Virtex  FPGA  
共6399條 332/427 |‹ « 330 331 332 333 334 335 336 337 338 339 » ›|

現(xiàn)場可編程門陣列(fpga)介紹

您好,目前還沒有人創(chuàng)建詞條現(xiàn)場可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。    創(chuàng)建詞條

熱門主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473