首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 5nm soc

聚焦面向Smarter視覺的Zynq SoC

  •   Zynq?All?Programmable?SoC加上全新賽靈思工具及IP,可為新一代嵌入式視覺產(chǎn)品奠定堅實基礎(chǔ)。  您是否看過奧迪自動停車技術(shù)演示,轎車無需駕駛員干預,便可自動找到停車位并停泊。您是否使用Kinect控制器玩過Xbox?360游戲,或者剛剛咬下您從本地水果店購買的一塊上好的水果。如果有,那您可能就是Smarter視覺系統(tǒng)時代到來的見證人了。從最高級電子系統(tǒng)到普通蘋果,Smarter視覺技術(shù)影響著各種形式的產(chǎn)品。雖然當今各種系統(tǒng)已足以讓人稱奇,但
  • 關(guān)鍵字: 賽靈思  Smarter  Zynq-7000   FPGA  SoC  

用Zynq SoC 設(shè)計低時延H.264系統(tǒng)

  •   小型快速的流式視頻系統(tǒng)結(jié)合采用微型H.264核和賽靈思Zynq SoC。        ASSP架構(gòu)不靈活,而基于FPGA微處理器組合的系統(tǒng)雖然尺寸大但較為靈活,一直以來設(shè)計人員為創(chuàng)建PCB占位面積小的基于IP的流式視頻系統(tǒng),除了在這兩者之間反復權(quán)衡外別無他選。將軟核微處理器集成到FPGA,就無需單獨的處理器和DRAM,但最終系統(tǒng)的性能可能無法與以外部ARM?處理器為核心且可能還包括USB、以太網(wǎng)及其它有用外設(shè)構(gòu)
  • 關(guān)鍵字: 賽靈思  H.264  Zynq  FPGA  SoC  

Airspan網(wǎng)絡(luò)選擇TI公司的KeyStone SoC

  •   日前,德州儀器(TI)與全球4G寬帶無線系統(tǒng)及解決方案供應(yīng)商Airspan網(wǎng)絡(luò)公司宣布針對Airspan最新小型蜂窩LTE解決方案AirSynergy展會合作。采用TI?基于KeyStoneTM?的無線基礎(chǔ)設(shè)施片上系統(tǒng)(SoC),Airspan不僅能夠充分利用其軟件投資,而且還可提高其LTE小型蜂窩的性能與功能性,提供各種集成型無線回程選項,包括支持LTE?中繼與混合非視距(NLOS)?連接等。TI?KeyStone?技術(shù)可幫助Airspan
  • 關(guān)鍵字: TI  Airspan  LTE  KeyStone  SoC  

飛思卡爾城域小區(qū)基站處理器推動LTE邁向移動寬帶時代

  • 隨著智能互聯(lián)設(shè)備數(shù)量的快速增長以及數(shù)字內(nèi)容的不斷增加,已經(jīng)形成了一個全球范圍的移動數(shù)字流,原始設(shè)備制造商(OEM)和運營商需要提升網(wǎng)絡(luò)性能,同時控制資本支出成本、提高電源效率并支持4G/LTE標準。雖然宏小區(qū)是全球無線基礎(chǔ)架構(gòu)系統(tǒng)的根本,但運營商越來越期望城域小區(qū)能為人口稠密的城市地區(qū)和大型企業(yè)提供全方位的覆蓋。
  • 關(guān)鍵字: 飛思卡爾  SoC  QorIQ  以太網(wǎng)  

FPGA開發(fā)基本流程及注意事項

  • 本文是根據(jù)FPGA技術(shù)牛人歷年來的經(jīng)驗所總結(jié)出來的關(guān)于FPGA開發(fā)基本流程及注意事項基本介紹,希望給初學者丁點幫助。眾所周知,F(xiàn)PGA是可編程芯片,因此FPGA的設(shè)計方法包括硬件設(shè)計和軟件設(shè)計兩部分。硬件包括FPGA芯片電路、 存儲器、輸入輸出接口電路以及其他設(shè)備,軟件即是相應(yīng)的HDL程序以及嵌入式C程序。
  • 關(guān)鍵字: FPGA  嵌入式  SOC  HDL  

移動處理器發(fā)展新方向,整合更多的GPU將成為主流?

  • 高階行動裝置對多媒體等視覺體驗的要求愈來愈高,促使行動處理器開發(fā)商大舉整合更多GPU核心,期借助平行運...
  • 關(guān)鍵字: SOC  GPU  處理器  

嵌入式視覺設(shè)計要創(chuàng)新,選擇FPGA成關(guān)鍵

  • 什么樣的積極創(chuàng)新可以幫助您設(shè)計出這樣一個系統(tǒng)——它能夠提醒用戶有兒童在游泳池中溺水,或是有入侵者試圖闖入住宅或者辦公場所?這種技術(shù)還能夠提醒駕駛員道路上即將發(fā)生的危險,甚至可以制止他們并線、加速及其它可能會給自身或他人帶來危險的操作。
  • 關(guān)鍵字: FPGA  嵌入式  CPU  SoC  ARM  

強化DPD演算效能SoC FPGA提升蜂巢網(wǎng)絡(luò)設(shè)備整合度

  • 蜂巢式網(wǎng)絡(luò)服務(wù)供應(yīng)商對降低營運成本的需求愈來愈迫切,因此現(xiàn)場可編程門陣列(FPGA)業(yè)者推出整合嵌入式處理器的SoC FPGA方案,并導入效能更高的數(shù)字預失真(DPD)演算法,協(xié)助網(wǎng)絡(luò)設(shè)備制造商以更低功耗及成本,打造更高生產(chǎn)力的產(chǎn)品。
  • 關(guān)鍵字: 蜂巢式網(wǎng)絡(luò)  FPGA  SoC  DSP  ARM  

基于FPGA的SPI Flash控制器的設(shè)計方案

  • 本文提出一個基于FPGA的SPI Flash讀寫硬件實現(xiàn)方案,該方案利用硬件對SPI Flash進行控制,能夠非常方便地完成Flash的讀寫、擦除、刷新及預充電等操作,同時編寫的SPI Flash控制器IP核能夠進行移植和復用,作為SOC芯片的功能模塊。
  • 關(guān)鍵字: FPGA  Flash  SOC  CPU  VHDL  

基于低成本FPGA的高清低碼流H.264攝像機SoC參考設(shè)計

  • 摘要:本文提出了一種基于低成本FPGA的高清低碼流安防攝像機SoC實現(xiàn)方式,該設(shè)計已經(jīng)完全實現(xiàn),開創(chuàng)了高清低碼流安防攝像機SoC的先河。
  • 關(guān)鍵字: FPGA  SoC  ASIC  攝像機  傳感器  

新思、瑞昱、聯(lián)電攜手合作 打造智慧電視單晶片SoC

  •   瑞昱採用聯(lián)電40奈米低功耗製程與新思DesignWare邏輯庫及嵌入式記憶體廣泛組合,達成一次完成硅晶設(shè)計(First-Pass Silicon Success)的目標   重點摘要:   ? 新思科技、瑞昱半導體與聯(lián)華電子三方合作,讓瑞昱4K2K UHD智慧電視SoC達成一次完成硅晶設(shè)計的目標,并獲頒2013年臺北國際電腦展「BC Award金獎」(Best Choice Golden Award) 。   ? 新思科技DesignWare邏輯庫及嵌入式記憶體和Galaxy實作平臺
  • 關(guān)鍵字: 智慧電視  SoC  

新思、瑞昱、聯(lián)電攜手打造第一個超高畫質(zhì)智能電視單芯片SoC

  • 全球芯片設(shè)計及電子系統(tǒng)軟件暨IP領(lǐng)導廠商新思科技(Synopsys)、全球頂尖網(wǎng)絡(luò)與多媒體芯片大廠瑞昱半導體以及世界一流的晶圓專工廠聯(lián)華電子,日前宣布共同達成瑞昱RTD2995 UHD智能電視控制器SoC芯片一次完成硅晶設(shè)計(first-pass silicon success)的目標
  • 關(guān)鍵字: 新思  瑞昱  聯(lián)華  SoC  

Cadence與Digital成功縮減Realtek瑞昱數(shù)字電視SoC面積

  • 2014年2月12日,全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司(NASDAQ: CDNS)宣布,瑞昱半導體(Realtek Semiconductor Corp.) 成功運用Cadence? Encounter? RTL Compiler的physical aware RTL合成縮減數(shù)字電視SoC面積,并具體實現(xiàn)在高度整合的多媒體SoC – Imagination PowerVR SGX544MP2的40nm設(shè)計上。
  • 關(guān)鍵字: Cadence  瑞昱  SoC  GPU  

ARM推出強化版IP套件系列產(chǎn)品

  • 2014年2月11日,ARM宣布針對快速成長的主流移動與消費電子產(chǎn)品市場,推出強化版的具有更高性能和功耗效率的IP套件系列產(chǎn)品。
  • 關(guān)鍵字: ARM  SoC  處理器  

富士通為28nm SoC器件打造全新設(shè)計方法

  •   富士通半導體(上海)有限公司日前宣布,成功開發(fā)了專為先進的28nmSoC器件量身打造的全新設(shè)計方法,不僅能實現(xiàn)更高的電路密度,同時也可有效縮短開發(fā)時間。采用全新設(shè)計方法能夠?qū)㈦娐返拿芏忍岣?3%,并可將最終的線路布局時間縮短至一個月。這種設(shè)計方法將整合至富士通半導體的各種全新定制化SoC設(shè)計方案中,協(xié)助客戶開發(fā)RTL-HandoffSoC器件。富士通半導體預計自2014年2月起將開始接受采用這種全新設(shè)計方法的SoC訂單。   采用28nm等頂尖制程工藝的SoC器件需要有越來越多的功能與效能,進而要在
  • 關(guān)鍵字: 富士通  SoC  
共1859條 52/124 |‹ « 50 51 52 53 54 55 56 57 58 59 » ›|

5nm soc介紹

您好,目前還沒有人創(chuàng)建詞條5nm soc!
歡迎您創(chuàng)建該詞條,闡述對5nm soc的理解,并與今后在此搜索5nm soc的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473