首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> des

數(shù)字電視CAS中DES加密模塊的FPGA實現(xiàn)

  • 一種基于FPGA的數(shù)據(jù)加密標準算法的實現(xiàn)。就資源優(yōu)先和性能優(yōu)先分別使用循環(huán)法和流水線法對DES加密算法進行了設計,并對其進行了比較。通過采用子密鑰簡單產生和ROM優(yōu)化S盒的方法,對流水線法進行改進,達到了資源占用率低、加密速度快的效果。
  • 關鍵字: 數(shù)據(jù)加密標準算法  DES  FPGA  流水線  

提高加密應用的系統(tǒng)效率

  •   為了確保數(shù)據(jù)從數(shù)據(jù)源安全傳輸?shù)侥康牡?,必須在安全應用中采用加密技術。最常用的加密技術采用確定性算法,并對固定長度數(shù)據(jù)塊進行固定不變的轉換操作。此類加密技術包括高級加密標準(AES)、數(shù)據(jù)加密標準(DES)、國際數(shù)據(jù)加密算法(IDEA)和RC5等。然而,這種“分組密碼”方案會制約硬件的吞吐量、數(shù)據(jù)處理和緩沖容量,因為加密操作必須在下個數(shù)據(jù)塊到來之前完成。大量工業(yè)加密
  • 關鍵字: AES  IDAE  DES  RC5  

單片機匯編語言實現(xiàn)DES加密算法

  • 目前在金融界及非金融界的保密通信中,越來越多地用到了DES算法。DES(Data Encryption Standard)即數(shù)據(jù)加密算法 ...
  • 關鍵字: 單片機  匯編語言  DES  加密算法    

des算法原理

  • DES算法全稱為Data Encryption Standard,即數(shù)據(jù)加密算法,它是IBM公司于1975年研究成功并公開發(fā)表的。DES算法的入口參數(shù)有三個:Key、Data、Mode。其中Key為8個字節(jié)共64位,是DES算法的工作密鑰;Data也為8個字節(jié)64位,是
  • 關鍵字: des  算法原理    

基于FPSLIC的DES解密和AES的分組加解密的設計

  • 1 引言  美國Atmel公司生產的AT94K系列芯片是以Atmel0.35的5層金屬CMOS工藝制造。它基于SRAM的FPGA、高性能準外設的Atmel8位RISCAVR單片機。另外器件中還包括擴展數(shù)據(jù)和程序SRAM及器件控制和管理邏輯。圖1-1是Atme
  • 關鍵字: 解密  分組  設計  AES  基于  DES  FPSLIC  

基于FPGA的改進DES算法的實現(xiàn)

  • 介紹了DES算法原理,詳細分析了子密鑰生成、S盒和輪函數(shù)的設計。將DES算法采用資源優(yōu)先方案,在輪函數(shù)內部設置流水線架構,提高了整體處理速度;簡化子密鑰與原始密鑰的生成關系,實現(xiàn)子密鑰在迭代過程的動態(tài)分發(fā);利用雙重case語句實現(xiàn)S盒的變換功能,加快算法執(zhí)行速度。運用硬件描述語言Verilog,采用自頂向下的設計思想,在FPGA平臺上實現(xiàn)了改進DES算法的功能。
  • 關鍵字: FPGA  DES  算法    

針對DES密碼芯片的CPA攻擊仿真設計方案

  • 針對DES密碼芯片的CPA攻擊仿真設計方案, 摘 要: 為研究密碼芯片抗功耗分析性能,構造了一個功耗分析研究平臺,結合DES算法在平臺上進行了相關性功耗分析(CPA)攻擊仿真實驗。根據(jù)猜測部分密鑰時的模擬功耗與猜測整個密鑰時模擬功耗之間的相關系數(shù)大小來
  • 關鍵字: 仿真  設計  方案  攻擊  CPA  DES  密碼  芯片  針對  

一種針對DES密碼芯片的CPA攻擊仿真設計方案

  • 摘要:為研究密碼芯片抗功耗分析性能,構造了一個功耗分析研究平臺,結合DES算法在平臺上進行了相關性功耗...
  • 關鍵字: 功耗分析  仿真平臺  DES  密碼芯片  

利用匯編語言實現(xiàn)DES加密算法

  • 利用匯編語言實現(xiàn)DES加密算法,DES算法是一種數(shù)據(jù)加密算法。自從1977年公布以來,一直是國際上的商用保密通信和計算機通信的最常用的加密標準。DES算法的實現(xiàn)一般用高級語言。

    關鍵詞:加密算法 DES 匯編語言

    目前在金融界及非金融界的保密通
  • 關鍵字: 加密  算法  DES  實現(xiàn)  匯編語言  利用  

基于FPGA的DES、3DES硬件加密技術

  • 基于FPGA的DES、3DES硬件加密技術,傳統(tǒng)的加密工作是通過在主機上運行加密軟件實現(xiàn)的。這種方法除占用主機資源外,運算速度較慢,安全性也較差。而硬件加密是通過專用加密芯片、FPGA芯片或獨立的處理芯片等實現(xiàn)密碼運算。相對于軟件加密,硬件加密具有
  • 關鍵字: 加密  技術  硬件  3DES  FPGA  DES  基于  

一種密鑰可配置的DES加密算法的FPGA

基于FPSLIC設計的DES解密和AES的分組加解密的實現(xiàn)

  •   1 引言  美國Atmel公司生產的AT94K系列芯片是以Atmel0.35的5層金屬CMOS工藝制造。它基于SRAM的FPGA、高性能準外設的Atmel8位RISCAVR單片機。另外器件中還包括擴展數(shù)據(jù)和程序SRAM及器件控制和管理邏輯。圖1-1是
  • 關鍵字: 解密  AES  實現(xiàn)  分組  DES  FPSLIC  設計  基于  

基于FPGA的DES加密算法的高性能實現(xiàn)

  • 在分析DES算法原理的基礎上,詳細闡述一種基于VHDL描述、FPGA實現(xiàn)的DES加密算法系統(tǒng)的設計和仿真結果。該系統(tǒng)采用了一種基于子密鑰預先計算的新型流水線設計方案,克服了傳統(tǒng)DES流水線實現(xiàn)方式的缺點,使系統(tǒng)的密鑰可動態(tài)刷新.并在硬件資源消耗有所降低的情況下,進一步提高系統(tǒng)的處理速度,系統(tǒng)最高時鐘頻率為222.77 MHz.信息加密的速度為14.26 Gb/s,是最快軟件實現(xiàn)方式的112倍。同時系統(tǒng)還具有設計靈活,可靠性高,可重用性強.升級方便等特點。
  • 關鍵字: FPGA  DES  加密算法  性能    

基于DES算法的RFID安全系統(tǒng)設計

  • 摘要:作為一種非接觸式的自動識別技術,射頻識別(RFID)技術在社會生活中起到越來越重要的作用,但是安全隱患的存在制約了RFID的廣泛應用。分析了現(xiàn)有的RFID安全機制,在EPCglobal UHF協(xié)議規(guī)定的基礎上,提出了針對標
  • 關鍵字: 系統(tǒng)  設計  安全  RFID  DES  算法  基于  
共17條 1/2 1 2 »

des介紹

DES是一種對二元數(shù)據(jù)進行加密的算法數(shù)據(jù)分組長度為64位密文分組長度也是64位.使用的密鑰為64位有效密鑰長度為56位(有8位用于奇偶校驗)。解密時的過程和加密時相似但密鑰的順序正好相反。DES的整個體制是公開的系統(tǒng)的安全性完全靠密鑰的保密。 DES算法的過程是在一個初始置換IP后明文組被分成右半部分和左半部分,每部分32位,以L0和R0。表示然后是16輪迭代的乘積變換,稱為函數(shù)f,將數(shù) [ 查看詳細 ]

熱門主題

Digital.Design.    Digital-Design    樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473