lvs 文章 進入lvs技術(shù)社區(qū)
利用更高效的 LVS 調(diào)試提高生產(chǎn)率
- 簡介版圖與電路圖比較 (LVS) 驗證是片上系統(tǒng) (SOC) 設(shè)計周期中集成電路 (IC) 驗證必不可少的組 成部分,但鑒于當今高密度且層次化的版圖、不斷提高的電路復(fù)雜性以及錯綜復(fù)雜的晶圓 代工廠規(guī)則,運行 LVS 可能是一項耗時且資源密集的工作。全芯片 LVS 運行不僅會將設(shè)計版 圖與電路圖網(wǎng)表進行比較,而且通常還包含會增加 LVS 運行時間的其他驗證,例如電氣規(guī)則 檢查 (ERC) 和短路隔離。根據(jù)設(shè)計的復(fù)雜性,調(diào)試這些設(shè)計的 LVS 結(jié)果可能同樣具挑戰(zhàn)性且耗時,進而影響總周轉(zhuǎn)時 間 (TAT) 和計
- 關(guān)鍵字: LVS SOC IC設(shè)計 Mentor
Cadence與聯(lián)電攜手完成28納米HPC+制程先進射頻毫米波設(shè)計流程認證
- 聯(lián)華電子近日宣布Cadence?毫米波(mmWave)參考流程已獲得聯(lián)華電子28奈米HPC+制程的認證。透過此認證,Cadence和聯(lián)電的共同客戶可利用整合的射頻設(shè)計流程,加速產(chǎn)品上市時程。此完整的參考流程是基于聯(lián)電的晶圓設(shè)計套件(FDK)所設(shè)計的,其中包括具有高度自動化的電路設(shè)計、布局、簽核和驗證流程的一個實際示范電路,讓客戶可在28奈米的HPC+制程上實現(xiàn)更無縫的芯片設(shè)計。經(jīng)認證的毫米波參考流程,支持Cadence的智慧系統(tǒng)設(shè)計?策略,使客戶加速SoC設(shè)計的卓越性。高頻射頻毫米波設(shè)計除了需要模擬和混合
- 關(guān)鍵字: EM DRC LVS PVS
共4條 1/1 1 |
lvs介紹
您好,目前還沒有人創(chuàng)建詞條lvs!
歡迎您創(chuàng)建該詞條,闡述對lvs的理解,并與今后在此搜索lvs的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對lvs的理解,并與今后在此搜索lvs的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473