首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> arm+fpga

SOPC系統(tǒng)的智能命令行設計

  • 相對其他成熟的計算機體系,SOPC系統(tǒng)現(xiàn)在還沒有命令行。為了更好的推廣SOPC應用,筆者開發(fā)了一個智能的命令行模塊,可以調(diào)用系統(tǒng)中的任意函數(shù),降低了開發(fā)人員的使用難度。
  • 關鍵字: SOPC  命令行  FPGA  

基于VHDL和高精度浮點運算器的基2 FFT在FPGA上的設計仿真

  • 基于IEEE浮點表示格式及FFT算法,提出一種基2FFT的FPGA方法,完成了基于FPGA高精度浮點運算器的FFT的設計。利用VHDL語言描述了蝶形運算過程及地址產(chǎn)生單元,其仿真波形基本能正確的表示輸出結果。
  • 關鍵字: 蝶形運算  FFT  FPGA  

基于FPGA的片上可編程系統(tǒng)(SOPC)設計之:典型實例-基于NIOS II處理器的數(shù)字鐘設計

  • 本節(jié)旨在通過給定的工程實例——“數(shù)字鐘”來熟悉Altera軟嵌入式系統(tǒng)的軟硬件設計方法。同時使用基于Altera FPGA的開發(fā)板將該實例進行下載驗證,完成工程設計的硬件實現(xiàn)。在本節(jié)中,將主要講解以下知識點。
  • 關鍵字: SOPC  NiosII  FPGA  數(shù)字鐘  

基于分層測試的Virtex系列FPGA互聯(lián)資源測試新方法

  • 以基于靜態(tài)隨機存儲器(SRAM)的現(xiàn)場可編程門陣列(FPGA)為例,在傳統(tǒng)的三次測試方法的基礎上提出了一種新穎的針對FPGA互聯(lián)資源的測試方法。該方法運用了層次化的思想,根據(jù)開關矩陣中可編程互聯(lián)點(PIP)兩端連線資源的區(qū)別將互聯(lián)資源進行層次化分類,使得以這種方式劃分的不同類別的互聯(lián)資源能夠按一定方式進行疊加測試,這就從根本上減少了實際需要的測試配置圖形和最小配置次數(shù)。
  • 關鍵字: 互聯(lián)資源  分層測試  FPGA  

基于FPGA的片上可編程系統(tǒng)(SOPC)設計之:典型實例-基于NIOS II處理器的“Hello LED”程序設計

  • 本節(jié)旨在通過給定的工程實例——“Hello LED”來熟悉Altera軟嵌入式系統(tǒng)的軟硬件設計方法。同時使用基于Altera FPGA的開發(fā)板將該實例進行下載驗證,完成工程設計的硬件實現(xiàn)。本節(jié)主要講解下面一些
  • 關鍵字: SOPC  NiosII  FPGA  

基于FPGA的超級電容充放電控制

  • 由于超級電容器單體性能參數(shù)的離散性,當多個單體串聯(lián)組成電容器組時,在充放電過程中容易造成過充或過放現(xiàn)象,嚴重危害超級電容器的使用壽命。文中提出以FPGA為檢測、控制單元,對電容進行有效地充放電控制,防止過充或過放,提高超級電容器的循環(huán)使用次數(shù),降低不必要的能量消耗。
  • 關鍵字: 超級電容  串聯(lián)均壓  FPGA  

基于FPGA的片上可編程系統(tǒng)(SOPC)設計之:基于NIOS II的開發(fā)設計流程

  • NIOS II使用NIOS II IDE集成開發(fā)環(huán)境來完成整個軟件工程的編輯、編譯、調(diào)試和下載。在采用NIOS處理器設計嵌入式系統(tǒng)時,通常會按照以下步驟。
  • 關鍵字: 片上可編程系統(tǒng)  SOPC  FPGA  NiosII  

基于FPGA控制的動態(tài)背光源設計方案

  • LCD 顯示離不開背光源的輔助,而現(xiàn)在絕大多數(shù)顯示器采用恒定亮度背光源,存在顯示效果動態(tài)模糊以及低對比度等問題,并且耗能也較為嚴重。文章著重敘述一種基于視頻內(nèi)容逐幀分析,然后選擇最佳背光亮度的一種由FPGA 控制的動態(tài)背光源設計方案。實驗采用的是TI 公司的TLC5947,具有多個輸出通道,可以適用于大規(guī)模顯示屏。
  • 關鍵字: RGB  背光  FPGA  

基于FPGA的片上可編程系統(tǒng)(SOPC)設計之:Altera公司的NIOS II解決方案

  • NIOS II是一個用戶可配置的通用RISC嵌入式處理器。Altera推出的NIOS II系列嵌入式處理器擴展了目前世界上最流行的軟核嵌入式處理器的性能。
  • 關鍵字: Altera  片上可編程系統(tǒng)  SOPC  FPGA  NiosII  

基于NiosII的工程爆破振動數(shù)據(jù)采集控制器設計

  • 介紹了一種在工程爆破振動數(shù)據(jù)采集中應用的控制器設計方案。系統(tǒng)采用Altera公司的FPGA作為主控制器芯片,其中集成控制邏輯單元與NiosII軟核嵌入式處理器二者結合成為單芯片控制器方案。
  • 關鍵字: NiosII  嵌入式處理器  FPGA  

基于FPGA的片上可編程系統(tǒng)(SOPC)設計之:基于FPGA的SOPC系統(tǒng)組成原理和典型方案

  • SoC即System On Chip,是片上系統(tǒng)簡稱。它是IC設計與工藝技術水平不斷提高的結果。SoC從整個系統(tǒng)的角度出發(fā),把處理機制、模型算法、芯片結構、各層次電路直至器件的設計緊密結合起來,在單個(或少數(shù)幾個)芯片上完成整個系統(tǒng)的功能。所謂完整的系統(tǒng)一般包括中央處理器、存儲器以及外圍電路等。
  • 關鍵字: 片上可編程系統(tǒng)  SOPC  FPGA  

FPGA設計開發(fā)軟件Quartus II的使用技巧之: 編譯及仿真工程

  • 可以使用Quartus II Simulator在工程中仿真任何設計。根據(jù)所需的信息類型,可以進行功能仿真以測試設計的邏輯功能,也可以進行時序仿真。在目標器件中測試設計的邏輯功能和最壞情況下的時序,或者采用Fast Timing模型進行時序仿真,在最快的器件速率等級上仿真盡可能快的時序條件。
  • 關鍵字: QuartusII  編譯  FPGA  仿真  

FPGA設計開發(fā)軟件Quartus II的使用技巧之: 約束及配置工程

  • 設計好工程文件后,首先要進行工程的約束。約束主要包括器件選擇、管腳分配及時序約束等。時序約束屬于較為高級的應用,通過時序約束可以使工程設計文件的綜合更加優(yōu)化。下面對這幾種約束方式進行介紹。
  • 關鍵字: QuartusII  約束  FPGA  配置  

FPGA設計開發(fā)軟件Quartus II的使用技巧之: LogicLock邏輯鎖定工具使用技巧

  • 邏輯鎖定方法學(LogicLock Methodology)內(nèi)容就是在設計時采用邏輯鎖定的基于模塊設計流程(LogicLock block-based design flow),來達到固定單模塊優(yōu)化的目的。這種設計方法學中第一次引入了高效團隊合作方法:它可以讓每個單模塊設計者獨立優(yōu)化他的設計,并把所用資源鎖定。
  • 關鍵字: QuartusII  LogicLock  FPGA  邏輯鎖定工具  

使用FPGA 控制VGA 顯示

  • 顯示器因為其輸出信息量大,輸出形式多樣等特點已經(jīng)成為現(xiàn)在大多數(shù)設計的常用輸出設備。在 FPGA 的設計中可以使用很少的資源,就產(chǎn)生 VGA 各種控制信號。這個示例在 RHicSP2200B FPGA 開發(fā)板/學習板上使用 VGA 接口在顯示器上顯示了文字以及簡單的圖形,可以作為VGA 顯示設計的參考,如果在使用這個例子的過程
  • 關鍵字: VGA  接口  FPGA  
共10123條 127/675 |‹ « 125 126 127 128 129 130 131 132 133 134 » ›|

arm+fpga介紹

您好,目前還沒有人創(chuàng)建詞條arm+fpga!
歡迎您創(chuàng)建該詞條,闡述對arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473