首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> asic ip核

Simple Machines選用UltraSoC的嵌入式分析技術(shù)來支持新一代計算平臺

  • UltraSoC?日前宣布,其嵌入式分析技術(shù)已被Simple Machines,Inc(SMI)選用于其創(chuàng)新的可組合計算平臺(Composable Computing Platform)之中。UltraSoC的技術(shù)將使SMI及其客戶對該公司產(chǎn)品的硬件和軟件行為有一個深入的了解,這些產(chǎn)品針對的是各種要求苛刻的應(yīng)用,諸如安全應(yīng)用、視覺認知、語言理解和網(wǎng)絡(luò)級個性化 。SMI的解決方案采用了一種全新的、已獲專利的處理器架構(gòu),該架構(gòu)被設(shè)計為可完全定制,以實現(xiàn)對片上資源的最大利用,從而使其適用于從邊緣人工智
  • 關(guān)鍵字: SMI  AI  SoC  ASIC  

ADI:高性能模擬技術(shù)和半導(dǎo)體如何賦能新基建?

  • “新基建”已然成為2020年中國經(jīng)濟熱詞。作為新興技術(shù)和先進生產(chǎn)力的代表,新基建正以信息化培育新動能,用新動能推動新發(fā)展,形成規(guī)模龐大的數(shù)字經(jīng)濟產(chǎn)業(yè)。前景不言而喻,因此引發(fā)千軍萬馬、群雄逐鹿。作為新基建底層技術(shù)支撐的全球高性能模擬技術(shù)提供商和領(lǐng)先半導(dǎo)體廠商,ADI已深刻參與并體察到諸多一線產(chǎn)業(yè)合作伙伴在新基建浪潮下積極推動的創(chuàng)新變革以及由此創(chuàng)造的無限商機!正如ADI中國區(qū)工業(yè)市場總監(jiān)蔡振宇指出的,“無論是數(shù)字經(jīng)濟還是新基建,ADI都在其中扮演積極的創(chuàng)新推動和引領(lǐng)的角色。目前,我們正在加碼對新基建相關(guān)的千行
  • 關(guān)鍵字: 新基建  ASIC  RSU  

諾基亞攜手英特爾,推動用于5G新空口和云基礎(chǔ)設(shè)施的芯片技術(shù)創(chuàng)新

  • ·   諾基亞交付多種內(nèi)置英特爾芯片技術(shù)創(chuàng)新的5G AirScale無線接入解決方案·   諾基亞繼續(xù)推進其5G芯片策略,拓展ReefShark芯片組的部署范圍,以提高全球5G網(wǎng)絡(luò)的性能并且降低能耗?!?nbsp;  諾基亞和英特爾將繼續(xù)合作開發(fā)定制ASIC解決方案,用于“由ReefShark驅(qū)動的”5G無線產(chǎn)品組合。·   諾基亞將在其AirFrame云數(shù)據(jù)中心解決方案中采用第二代英特爾?至強?可擴展處理器。諾基亞近日宣布,與英特爾攜
  • 關(guān)鍵字: 無線接入  ASIC  

MathWorks通過Universal Verification Methodology (UVM)支持加快FPGA和ASIC驗證速度

  • MathWorks?近日宣布,HDL Verifier?從現(xiàn)已上市的?Release 2019b?開始提供對?Universal Verification Methodology (UVM)?的支持。HDL Verifier?能夠讓開發(fā) FPGA 和 ASIC 設(shè)計的設(shè)計驗證工程師直接從 Simulink?模型生成 UVM 組件和測試平臺,并在支持 UVM 的仿真器(比如來自 Synopsys、Cadence 和 Mentor
  • 關(guān)鍵字: UVM  ASIC  

Vision HDL Toolbox功能增加,適用于高達8k分辨率的幀尺寸和高幀率視頻

  • MathWorks近日宣布,隨著?2019b 發(fā)行版的 MATLAB?和?Simulink?產(chǎn)品系列最近上市,Vision HDL Toolbox提供對在 FPGA?上處理高幀率?(HFR)?和高分辨率視頻的原生多像素流處理支持。視頻、圖像處理和 FPGA 設(shè)計工程師在處理 240fps 或更高分辨率的 4k?或 8k?視頻時可以加快權(quán)衡表現(xiàn)和實現(xiàn)的探索和仿真速度。為幫助實時處理工業(yè)檢測、醫(yī)學(xué)成像以及情報、監(jiān)控、和偵
  • 關(guān)鍵字: ASIC  視覺系統(tǒng)  

具有突破性、可擴展、直觀易用的上電時序系統(tǒng)可加快設(shè)計和調(diào)試速度

  • 簡介各行各業(yè)的電子系統(tǒng)都變得越來越復(fù)雜,這已經(jīng)不是什么秘密。至于這種復(fù)雜性如何滲透到電源設(shè)計中,卻不是那么明顯。例如,功能復(fù)雜性一般通過使用ASIC、FPGA和微處理器來解決,在更小的外形尺寸中融入更豐富的應(yīng)用特性。這些設(shè)備向電源系統(tǒng)提供不同的數(shù)字負載,要求使用不同功率等級的多種電壓軌,每一種都具有高度個性化的電壓軌容差。同樣,正確的電源開啟和關(guān)斷時序也很重要。隨著時間推移,電路板上電壓軌的數(shù)量成倍增加,使得電源系統(tǒng)的時序設(shè)計和調(diào)試變得更加復(fù)雜??蓴U展性應(yīng)用電路板所需的電壓軌數(shù)量與電路板的復(fù)雜度緊密關(guān)聯(lián)。
  • 關(guān)鍵字: ASIC  FPGA  

智原系統(tǒng)單芯片ASIC設(shè)計接量連續(xù)三年倍數(shù)增長

  • ASIC設(shè)計服務(wù)暨IP研發(fā)銷售廠商智原科技9月18日發(fā)布其系統(tǒng)單芯片(SoC)設(shè)計案數(shù)量已連續(xù)三年倍增,其中以28納米與40納米工藝為主;相較于先進工藝,這兩個工藝的進入商業(yè)門坎較低,相對應(yīng)的IP布局完整且低風(fēng)險,為客戶提供更具競爭力的SoC成本優(yōu)勢。
  • 關(guān)鍵字: ASIC  智原科技  SoC  

挖礦ASIC訂單起死回生 后段封測守穩(wěn)每季短單

  • 封測業(yè)者證實電子加密貨幣挖礦ASIC確實有每個季度的封測短單需求竄出,但展望中長期前景卻審慎保守以對。
  • 關(guān)鍵字: 日月光投控  封測  ASIC  虛擬貨幣  

一塊芯片開發(fā)成本或需2500萬美元,AI芯片企業(yè)融資夠嗎?

  • 目前市場上對于AI芯片沒有明確定義,一般認為,AI芯片即為面向人工智能應(yīng)用的芯片。常見的芯片底層架構(gòu)有四種:CPU、GPU、FPGA和ASIC。但是CPU是個萬能邏輯芯片,不適用于執(zhí)行AI任務(wù),不論用在訓(xùn)練或是推論的任務(wù),性能表現(xiàn)都太差,因此學(xué)界轉(zhuǎn)而使用GPU,也就是英偉達的芯片,英偉達的GPU曾經(jīng)在計算機視覺領(lǐng)域的盛事——ImageNet競賽中獲勝。
  • 關(guān)鍵字: ASIC  AI  

為我國集成電路產(chǎn)業(yè)打下強芯劑,中試基地打通科研成果到產(chǎn)業(yè)化最后一公里

  •   近年來,“中試基地”在力促創(chuàng)新的各地政策中出現(xiàn)的頻率越來越高,也成為多地政府工作的重點,例如北京經(jīng)濟技術(shù)開發(fā)區(qū)就提出要重點培育集成電路IP設(shè)計等10個產(chǎn)業(yè)中試基地?! ∮捎诳萍汲晒c產(chǎn)業(yè)化市場“距離”甚遠,中試基地便應(yīng)運而生。中試基地可以對科技成果進行二次開發(fā),并可模擬實際生產(chǎn)工況來驗證,極大地促進科技成果向經(jīng)濟市場轉(zhuǎn)化。甚至有數(shù)據(jù)顯示,科技成果經(jīng)過中試驗證后,轉(zhuǎn)化成功率可達50%~80%,而未經(jīng)過中試基地驗證的,其轉(zhuǎn)化成功率低于30%。  我國中試基地起源于20世紀90年代初,當(dāng)時主要依托科研院所成
  • 關(guān)鍵字: 集成電路  ASIC  

基于ARM Cortex-M3的SoC系統(tǒng)設(shè)計

  • 本項目實現(xiàn)了一種基于CM3內(nèi)核的SoC,并且利用該SoC實現(xiàn)網(wǎng)絡(luò)數(shù)據(jù)獲取、溫度傳感器數(shù)據(jù)獲取及數(shù)據(jù)顯示等功能。在Keil上進行軟件開發(fā),通過ST-LINK/V2調(diào)試器進行調(diào)試,調(diào)試過程系統(tǒng)運行正常。在Quartus-II上進行Verilog HDL的硬件開發(fā)設(shè)計,并進行IP核的集成,最后將生成的二進制文件下載到FPGA開發(fā)平臺。該系統(tǒng)使用AHB總線將CM3內(nèi)核與片內(nèi)存儲器和GPIO進行連接,使用APB總線連接UART、定時器、看門狗等外設(shè)。
  • 關(guān)鍵字: FPGA  IP核  Cortex-M3  SoC  201902  

ASIC開發(fā)流程一覽,全是干貨

  •   最近收拾書架,翻出一張多年以前的ASIC項目開發(fā)流程圖,一起回顧一下。典型的瀑布式開發(fā)流程:    以算法設(shè)計為主導(dǎo)  算法C代碼手工轉(zhuǎn)換為RTL  RTL與算法C代碼生成的測試向量對比進行驗證  依賴FPGA做大量實時、現(xiàn)場測試  適合通信信號處理,音視頻處理產(chǎn)品  1. 算法預(yù)研  確定了產(chǎn)品方向之后,算法工程師開始進行調(diào)研?! ∫獙W(xué)習(xí)研究行業(yè)內(nèi)最新的研究成果、論文,提出創(chuàng)造性的方法來獲得最好的性能。要使用真實的測試數(shù)據(jù)和仿真結(jié)果進行評估。最終交付為算法描述的C語言源碼?! ∷惴ㄕ{(diào)研結(jié)束后需要進行
  • 關(guān)鍵字: ASIC  FPGA   

基于FPGA的橢圓曲線加密設(shè)計

  •   摘 要: 橢圓曲線加密是一種目前已知的所有公鑰密碼體制中能夠提供最高比特強度的一種公鑰體制。在FPGA實現(xiàn)橢圓曲線加密系統(tǒng)時,基于GF(2)的多項式有限域中的乘法、求逆運算是其中的兩大難點。本文提供了一種橢圓曲線加密的FPGA實現(xiàn)的結(jié)構(gòu),著重討論了基于GF(2)的多項式有限域中的乘法、求逆運算的實現(xiàn),并與軟件實現(xiàn)的性能進行了比較?! 〖用艿陌踩浴 臄?shù)論的角度來說,任何公鑰密碼系統(tǒng)都建立在一個NP(無法處理的問題)的基礎(chǔ)上,即對于特定的問題,沒有辦法找到一個多項式時間算法求解該問題。一般求解此類
  • 關(guān)鍵字: FPGA  ASIC  

國內(nèi)存儲芯片迎來最好的發(fā)展時機

  • 存儲關(guān)乎安全,基于自主可控的需求才是政策強推的根本原因,而目前我國儲芯片空白,幾乎依賴進口,信息安全形勢嚴峻,因此,我國必須強力推動存儲芯片國產(chǎn)化的發(fā)展。
  • 關(guān)鍵字: ASIC  FPGA   

手機芯片不是唯一,聯(lián)發(fā)科ASIC殺入新興專用領(lǐng)域

  • 聯(lián)發(fā)科已經(jīng)在ASIC專用芯片領(lǐng)域已經(jīng)取得不俗的成績,并且業(yè)績還在持續(xù)增長中,如此看來,聯(lián)發(fā)科的7納米沒有選擇手機而是進入ASIC這樣的專用領(lǐng)域布局如今看來是非常正確的。
  • 關(guān)鍵字: 芯片  聯(lián)發(fā)科  ASIC  
共678條 3/46 « 1 2 3 4 5 6 7 8 9 10 » ›|
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473