cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
基于FPGA的OLED真彩色動(dòng)態(tài)圖像顯示的實(shí)現(xiàn)
- 作為第3代顯示器,有機(jī)電致發(fā)光器件(Organic Light Emitting Diode,OLED)由于其主動(dòng)發(fā)光、響應(yīng)快、高亮度、全視角、直流低壓驅(qū)動(dòng)、全固態(tài)以及不易受環(huán)境影響等優(yōu)異特性,具有LCD無法比擬的優(yōu)點(diǎn),在手機(jī)、個(gè)人電子助理(PDA)、數(shù)碼相機(jī)、車載顯示、筆記本電腦、壁掛電視以及軍事領(lǐng)域都具有廣闊的應(yīng)用前景,因而得到了業(yè)界廣泛的關(guān)注。OLED發(fā)展至今,已經(jīng)由最初的單色發(fā)展到現(xiàn)在的全彩,與此同時(shí)對驅(qū)動(dòng)電路也提出了更高的要求,由最初的無灰階單色靜態(tài)驅(qū)動(dòng),到彩色動(dòng)態(tài)驅(qū)動(dòng)。 目前,OLE
- 關(guān)鍵字: FPGA OLED
FPGA是什么
- FPGA是英文Field Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。 FPGA——工作原理 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)概念,內(nèi)部包括可配置邏輯模塊CLB(Configurable Logic
- 關(guān)鍵字: FPGA Xilinx FPGA是什么
FPGA是什么?
- 導(dǎo)讀:本文系統(tǒng)講解了FPGA是什么及其結(jié)構(gòu)、原理、生產(chǎn)廠家等內(nèi)容,敬請閱讀~~ 一、FPGA是什么- -簡介 FPGA,是Field Programmable Gate Array的簡稱,中文名稱為現(xiàn)場可編程門陣列,是一種可編程器件,是在PAL(可編程邏輯陣列)、GAL(通用陣列邏輯)、CPLD(復(fù)雜可編程邏輯器件)等傳統(tǒng)邏輯電路和門陣列的基礎(chǔ)上發(fā)展起來的一種半定制電路,主要應(yīng)用于ASIC(專用集成電路)領(lǐng)域,既解決了半定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。 二、FP
- 關(guān)鍵字: FPGA CPLD FPGA是什么
基于FPGA的MIMO視頻緩存器的設(shè)計(jì)與實(shí)現(xiàn)
- 隨著高速處理器的不斷發(fā)展,嵌入式系統(tǒng)應(yīng)用的領(lǐng)域越來越廣泛,高速大容量緩存器被廣泛應(yīng)用于音視頻系統(tǒng)中,然而專用的高速大容量緩存芯片價(jià)格過于昂貴,傳統(tǒng)SDRAM在帶寬上已經(jīng)逐漸無法滿足應(yīng)用要求,特別是對于多路數(shù)據(jù)多進(jìn)多出時(shí),兩者都無法很好的滿足要求,這里提出一種利用雙沿隨機(jī)動(dòng)態(tài)存儲器(DDR SDRAM)結(jié)合外加專用電路的設(shè)計(jì)方案。 設(shè)計(jì)應(yīng)用在基于DVB-C的EOAM調(diào)制器系統(tǒng)中,該系統(tǒng)的基本要求能夠緩存集合多路視頻TS流的千兆IP數(shù)據(jù),并對IP數(shù)據(jù)進(jìn)行多路高速分發(fā);輸入為2個(gè)千兆網(wǎng)口,輸出至RF射
- 關(guān)鍵字: FPGA MIMO
基于FPGA和虛擬儀器的DDS信號發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)
- 信號發(fā)生器是一種常用的信號源,廣泛應(yīng)用于通信、測量、科研等現(xiàn)代電子技術(shù)領(lǐng)域。信號發(fā)生器的核心技術(shù)是頻率合成技術(shù),主要方法有:直接模擬頻率合成、鎖相環(huán)頻率合成(PLL)、直接數(shù)字合成技術(shù)(DDS)。DDS 是開環(huán)系統(tǒng),無反饋環(huán)節(jié),輸出響應(yīng)速度快,頻率穩(wěn)定度高。因此直接數(shù)字頻率合成技術(shù)是目前頻率合成的主要技術(shù)之一。文中的主要內(nèi)容是采用FPGA 結(jié)合虛擬儀器技術(shù),進(jìn)行DDS 信號發(fā)生器的開發(fā)[1-2]。 1 DDS 工作原理 圖1 是DDS 基本結(jié)構(gòu)框圖。以正弦波信號發(fā)生器為例,利用DDS 技術(shù)
- 關(guān)鍵字: FPGA DDS
基于FPGA+DDS的正弦信號發(fā)生器的設(shè)計(jì)
- 1971年,美國學(xué)者TIERNCY J、TADER C M和GOLD B在《A Digital Frequeney Synthesizer》一文中提出了以全數(shù)字技術(shù),從相位概念出發(fā)直接合成所需波形的一種新的頻率合成原理,稱之為直接數(shù)字頻率合成器DDS(Direct Digitial Frequency Synthesis)[1].這是頻率合成技術(shù)的一次重大革命,但限于當(dāng)時(shí)微電子技術(shù)和數(shù)字信號處理技術(shù)的限制,DDS并沒有得到足夠的重視。隨著現(xiàn)代超大規(guī)模集成電路集成工藝的高速發(fā)展,數(shù)字頻率合成技術(shù)得到了質(zhì)
- 關(guān)鍵字: FPGA DDS
基于CPLD技術(shù)的看門狗電路設(shè)計(jì)
- 隨著現(xiàn)代電子技術(shù)的發(fā)展,帶有各種微處理的現(xiàn)代電子設(shè)備已廣泛應(yīng)用于國民生產(chǎn)的各行各業(yè)中。但隨著設(shè)備功能越來越強(qiáng)大,程序結(jié)構(gòu)越來越復(fù)雜,指令代碼越來越長,加之現(xiàn)場工作環(huán)境的干擾,設(shè)備失控,程序“走飛”,各功能模塊“死機(jī)”的概率也同樣成倍地增加。對此,常見的解決方法是在電路設(shè)計(jì)時(shí)放置一片硬件看門狗(Watchdog)電路,其目的是在系統(tǒng)“走死”后能強(qiáng)制系統(tǒng)復(fù)位并返回初始化程序。隨著CPLD器件被廣泛應(yīng)用于各種儀器、儀表設(shè)備的設(shè)計(jì)中,而且
- 關(guān)鍵字: CPLD 看門狗
基于CPLD的系統(tǒng)硬件看門狗設(shè)計(jì)
- 引言 在以單片機(jī)、DSP等處理器為核心的數(shù)字系統(tǒng)中,看門狗是不可缺少的一部分,特別是在對可靠性要求極高的系統(tǒng)中,如箭上伺服控制器,由于箭體內(nèi)強(qiáng)弱電交叉使用,或者地面測試環(huán)境復(fù)雜多變,會產(chǎn)生諸多干擾和輻射。它們的沖擊會使CPU在執(zhí)行指令時(shí)的地址碼或操作碼發(fā)生變化,甚至將操作數(shù)作為操作碼執(zhí)行,導(dǎo)致程序跑飛。為使系統(tǒng)在規(guī)定時(shí)間內(nèi)重新正常工作,一種有效的措施是采用硬件看門狗技術(shù)。 本設(shè)計(jì)的最初思路來源:實(shí)現(xiàn)高可靠性數(shù)字伺服控制器軟、硬件看門狗的雙冗余設(shè)計(jì)要求,目前缺少軍品級國產(chǎn)化硬件看門狗器件,在
- 關(guān)鍵字: CPLD DSP
Altera加入工業(yè)互聯(lián)網(wǎng)聯(lián)盟,促進(jìn)物聯(lián)網(wǎng)全球生態(tài)系統(tǒng)
- Altera公司今天宣布,公司加入工業(yè)互聯(lián)網(wǎng)聯(lián)盟(Industrial Internet Consortium,IIC),這一行業(yè)協(xié)作組織旨在促進(jìn)物聯(lián)網(wǎng)(IoT)全球生態(tài)系統(tǒng)的發(fā)展。特別指出的是,Altera與聯(lián)盟成員在技術(shù)發(fā)展路線圖上一起工作,開發(fā)工業(yè)互聯(lián)網(wǎng),在這一智能設(shè)備和傳感器網(wǎng)絡(luò)上,數(shù)據(jù)通過不同的互聯(lián)協(xié)議進(jìn)行交換,增強(qiáng)了多種終端市場應(yīng)用的性能。IoT的承諾是,這一智能連接網(wǎng)絡(luò)可支持企業(yè)開發(fā)“智能” 的新業(yè)務(wù)應(yīng)用,對資產(chǎn)和業(yè)務(wù)進(jìn)行優(yōu)化、簡化,或者自動(dòng)化現(xiàn)有流程。 工
- 關(guān)鍵字: Altera FPGA
便攜式醫(yī)療電子裝置的設(shè)計(jì)考慮
- 隨著糖尿病和心臟病等嚴(yán)重疾病的發(fā)病率激增,伴隨而來的是對精確的便攜式家用患者監(jiān)測系統(tǒng)的需求,這包括膽固醇、血液情況、血壓監(jiān)測、以及其它便攜式醫(yī)療器件。而且,更重要的是裝置的使用者能夠跟進(jìn)個(gè)人測試的結(jié)果。移動(dòng)電話業(yè)界的技術(shù)進(jìn)步,創(chuàng)建了相當(dāng)統(tǒng)一的標(biāo)準(zhǔn)和外形尺寸,令產(chǎn)品對消費(fèi)者的可用性及易用性大大提高。對于患者監(jiān)測設(shè)備,達(dá)到這種階段的簡化過程需要考慮很多情況。本文將借助集成電路 (IC) 在移動(dòng)電話行業(yè)中取得的成功,一一列舉這些考慮因素,而更重要的是介紹能幫助此簡化過程的最新型 IC 器件。 根據(jù)移動(dòng)
- 關(guān)鍵字: USB FPGA
Xilinx助力Blackmagic Design開發(fā)完整的4K攝影機(jī)片上系統(tǒng)
- All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. )今天宣布其全可編程器件正助力Blackmagic Design開發(fā)完整的4K攝影機(jī)片上系統(tǒng)。該器件是Blackmagic公司URSA攝影機(jī)的核心組件,URSA攝影機(jī)采用一個(gè)帶有全域快門的4K Super 35大尺寸傳感器和一個(gè)10英寸的折疊顯示屏,該Blackmagic Design Production Camera 4K(BMPC 4K)也是世界最小型的Ultra HD 4K影院級攝影機(jī)。 賽靈思
- 關(guān)鍵字: 賽靈思 FPGA
小梅哥和你一起深入學(xué)習(xí)FPGA之?dāng)?shù)碼管動(dòng)態(tài)掃描(上)
- 在電子系統(tǒng)中,通常都需要有輸出設(shè)備來輸出或顯示一定的信息,以指示當(dāng)前系統(tǒng)運(yùn)行的狀態(tài)。在以單片機(jī)和ARM為主的電子系統(tǒng)中,液晶屏是理想的輸出設(shè)備。而FPGA則因?yàn)槠洫?dú)特的硬件結(jié)構(gòu),如果用RTL級電路來驅(qū)動(dòng)彩色液晶屏來顯示一定的數(shù)據(jù),勢必是非常不劃算的選擇,而且驅(qū)動(dòng)也極為復(fù)雜。數(shù)碼管作為一種能夠直觀顯示一定數(shù)據(jù)信息的輸出設(shè)備,具有驅(qū)動(dòng)簡單,顯示直觀的特點(diǎn),尤其適合作為FPGA系統(tǒng)的輸出設(shè)備。本節(jié),小梅哥就將和大家一起進(jìn)行數(shù)碼管驅(qū)動(dòng)的開發(fā)。 實(shí)驗(yàn)?zāi)康? 實(shí)現(xiàn)6位7段數(shù)碼管的驅(qū)動(dòng),待顯示數(shù)據(jù)以BCD
- 關(guān)鍵字: FPGA ARM
基于SPCE061A和CPLD的電動(dòng)自行車充電系統(tǒng)研制
- 電動(dòng)車由于具有無廢氣污染、無噪音、輕便美觀等特點(diǎn),受到眾多使用者的青睞。但使用中也暴露出它的局限性,那就是蓄電池的容量決定了它的使用范圍,而且存在充電時(shí)間長的缺點(diǎn)。目前隨著電動(dòng)自行車的發(fā)展,急需解決的問題就是如何實(shí)現(xiàn)快速靈活的充電。 隨著電子技術(shù)、可編程邏輯器件(FPGA,CPLD)、EDA技術(shù)的飛速發(fā)展,基于硬件編程語言的自上而下(TOP-TO-DOWN)設(shè)計(jì)方法給數(shù)字系統(tǒng)的開發(fā)設(shè)計(jì)帶來了革命性變革,僅使用單片機(jī)來實(shí)現(xiàn)系統(tǒng)控制的傳統(tǒng)方法正在被越來越多的以MCU+FPGA/CPLD為核心的最新設(shè)
- 關(guān)鍵字: SPCE061A CPLD
可編程模擬IC將FPGA多功能性等優(yōu)勢帶入混合信號世界
- 對于工程師而言,設(shè)計(jì)、評估和調(diào)試帶有模擬輸入/輸出(I/O)接口的混合信號電路始終面臨巨大挑戰(zhàn)。真實(shí)世界與模擬信號鏈路的微妙之處以及惡劣的工作環(huán)境,往往使得看起來簡單直接的設(shè)計(jì)目標(biāo)成為難以逾越、耗時(shí)費(fèi)力的項(xiàng)目。最終設(shè)計(jì)需要謹(jǐn)慎權(quán)衡模擬與混合信號IC的整合,包括運(yùn)算放大器、A/D和D/A轉(zhuǎn)換器、比較器、高壓驅(qū)動(dòng)器、模擬開關(guān),將這些IC硬件連接在一起,構(gòu)建成模擬通道。 數(shù)字領(lǐng)域?qū)I(yè)背景的工程師,不熟悉模擬設(shè)計(jì),而模擬設(shè)計(jì)中的元件選擇、物理布局以及成本等問題直接影響基本電路的性能和產(chǎn)品上市時(shí)間,使得項(xiàng)
- 關(guān)鍵字: FPGA MAX11300
基于FPGA與VHDL的微型打印機(jī)的驅(qū)動(dòng)設(shè)計(jì)
- 引 言 FPGA 即現(xiàn)場可編程邏輯陣列。是在CPLD 的基礎(chǔ)上發(fā)展起來的新型高性能可編程邏輯器件。FPGA的集成度很高,其器件密度從數(shù)萬門到數(shù)千萬門不等,可以完成極其復(fù)雜的時(shí)序與組合邏輯電路功能,適用于高速、高密度的高端數(shù)字邏輯電路設(shè)計(jì)領(lǐng)域。新一代的FPGA 甚至集成了中央處理器( CPU ) 或數(shù)字處理器( DSP) 內(nèi)核,在一片F(xiàn)PGA 上進(jìn)行軟硬件協(xié)同設(shè)計(jì),為實(shí)現(xiàn)片上可編程系統(tǒng)( SOPC) 提供了強(qiáng)大的硬件支持。對微型打印機(jī)的驅(qū)動(dòng),傳統(tǒng)方法是使用單片機(jī)是實(shí)現(xiàn)對其的時(shí)序控制。隨著FPGA
- 關(guān)鍵字: FPGA VHDL
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473