首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

DSP和FPGA在大尺寸激光數(shù)控加工系統(tǒng)中的運用

  •   激光切割和雕刻以其精度高、視覺效果好等特性,被廣泛運用于廣告業(yè)和航模制造業(yè)。在大尺寸激光加工系統(tǒng)的開發(fā)過程中,加工速度與加工精度是首先要解決的問題。解決速度問題的一般方法是在電機每次運動前、后設置加、減速區(qū),但這會使加工數(shù)據(jù)總量成倍增加。除此之外,龐大的數(shù)據(jù)計算量也需要一個專門的高性能處理器來實現(xiàn)。   FPGA(現(xiàn)場可編程門陣列)在并行信號處理方面具有極大的優(yōu)勢。本系統(tǒng)采用FPGA作為加工數(shù)據(jù)的執(zhí)行器件。這種解決方案突出的特點是讓運動控制的處理部分以獨立的、硬件性方式展開,增加系統(tǒng)的性能和可靠性,
  • 關鍵字: DSP  FPGA  

零基礎學FPGA (十八) 談可編程邏輯設計思想與技巧!對您肯定有用!

  •   今天給大家?guī)淼氖俏覀冊贔PGA設計中經(jīng)常要遇到的設計技巧與思想,即乒乓操作,串并轉換,流水線操作和跨時鐘域信號的同步問題。   之前也看過一些書,也在網(wǎng)上找過一些資料,不過小墨發(fā)現(xiàn)大部分都是理論講解,僅僅是給一個框圖就沒事了,或者是好幾個網(wǎng)站的資料都是一樣的,都是復制的一個地方的,僅僅是講解,沒有實例,要不就是某個網(wǎng)站提供源碼,但是要注冊,還要花什么積分,沒有積分還得要錢...很不利于初學者的學習(人與人之間怎么就不能多點信任呢~還要錢...)。所以小墨想寫這么一篇文章來介紹一下這4種思想,理論部
  • 關鍵字: FPGA  可編程邏輯設計  

【從零開始走進FPGA】 SignalTap II Logic Analyzer

  •   一、為啥別忘了我   嵌入式邏輯分析儀—SigbalTap II,是Altera Quartus II 自帶的嵌入式邏輯分析儀,與Modelsim軟件仿真有所不同,是在線式的仿真,更準確的觀察數(shù)據(jù)的變化,方便調試。   很多學過單片機的孩子認為,單片機可以在線單步調試,而FPGA是并發(fā)的,不能單步調試,這使得FPGA的調試學習帶來了困難。其實這個說法不是完全正確的。別忘了,還有SignalTap II Logic Analyzer。有了這個嵌入式邏輯分析儀,在調試多通道或單通道數(shù)據(jù),進
  • 關鍵字: FPGA  SignalTap   

基于FPGA和51單片機的信號發(fā)生器設計

  •   信號發(fā)生器又稱為波形發(fā)生器是一種常用的信號源并且廣泛應用于電子電路、通信、控制和教學實驗等領域的重要儀器之一。為了降低傳統(tǒng)函數(shù)信號發(fā)生器成本,改善信號發(fā)生器低頻穩(wěn)定性。筆者結合FPGA和51單片機產(chǎn)生0.596 Hz頻率精度函數(shù)信號。筆者設計通過51單片機控制函數(shù)信號類型以及相關參數(shù),用戶可通過按鍵設置需要的波形、波形幅度、波形頻率以及方波的占空比、相位。本文設計方案不僅具有良好的經(jīng)濟前景,也可以為當代高等教育深化改革做一個參考方向。   1 系統(tǒng)設計方案   1.1 系統(tǒng)硬件設計   本文中設
  • 關鍵字: FPGA  51單片機  

FPGA系統(tǒng)設計的仿真驗證之: ModelSim的仿真流程

  •   7.3 ModelSim的仿真流程   7.3.1 ModelSim的安裝   ModelSim的最新版本可以從互連網(wǎng)上免費得到,需要購買的只是License文件。ModelSim的下載地址為http://www.model.com/。打開網(wǎng)站頁面后可以點擊Download,用戶填寫完一張表格以后可以得到一個小時的下載時間。   獲得License的方法有很多種。   首先可以在線申請License文件,選取“開始→程序→ModelSim SE 5.8c&rar
  • 關鍵字: FPGA  ModelSim  

FPGA系統(tǒng)設計的仿真驗證之: ModelSim仿真工具簡介

  •   7.2 ModelSim仿真工具簡介   ModelSim是Model Technology(Mentor Graphics的子公司)的DHL硬件描述語言的仿真軟件,該軟件可以用來實現(xiàn)對設計的VHDL、Verilog或者是兩種語言混合的程序進行仿真,同時也支持IEEE常見的各種硬件描述語言標準。   無論從友好的使用界面和調試環(huán)境來看,還是從仿真速度和仿真效果來看,ModelSim都可以算得上是業(yè)界最優(yōu)秀的HDL語言仿真軟件。它是惟一的單內核支持VHDL和Verilog混合仿真的仿真器,是做FPG
  • 關鍵字: FPGA  ModelSim  

基于Modelsim FLI接口的FPGA仿真技術

  •   1、Modelsim 及 FLI接口介紹   Modelsim是 Model Technology(Mentor Graphics的子公司)的 HDL 硬件描述語言仿真軟件,可以實現(xiàn) VHDL, Verilog,以及 VHDL-Verilog 混合設計的仿真。除此之外,Modelsim還能夠與 C 語言一起實現(xiàn)對 HDL 設計文件的協(xié)同仿真。同時,相對于大多數(shù)的 HDL 仿真軟件來說,Modelsim 在仿真速度上也有明顯優(yōu)勢。這些特點使 Modelsim 越來越受到 EDA設計者、尤其是 FPGA
  • 關鍵字: Modelsim  FPGA  

基于AT89S52和CPLD的數(shù)字轉速表設計

  •   介紹了以89S52單片機和復雜可編程邏輯器件(CPLD)為核心的數(shù)字轉速表的設計。采用CPLD來實現(xiàn)轉速、周期、脈寬和占空比的測量計數(shù),單片機完成測試控制、數(shù)據(jù)處理和顯示輸出。同時,運用等精度的設計方法,克服了基于傳統(tǒng)測速原理轉速表的測量精度隨被測轉速的下降而降低的缺點。實驗結果表明,所設計的數(shù)字轉速表性能穩(wěn)定,測量精度高。   基于單片機和CPLD的數(shù)字轉速表設計
  • 關鍵字: AT89S52  CPLD  

基于AT89S52和CPLD的自動巡線輪式機器人控制系統(tǒng)

  •   1 引言   輪式移動機器人是機器人研究領域的一項重要內容.它集機械、電子、檢測技術與智能控制于一體。在各種移動機構中,輪式移動機構最為常見。輪式移動機構之所以得到廣泛的應用。主要是因為容易控制其移動速度和移動方向。因此.有必要研制一套完整的輪式機器人系統(tǒng)。并進行相應的運動規(guī)劃和控制算法研究。筆者設計和開發(fā)了基于5l型單片機的自動巡線輪式機器人控制系統(tǒng)。   2 控制系統(tǒng)總體設計   機器人控制系統(tǒng)由主控制電路模塊、存儲器模塊、光電檢測模塊、電機及舵機驅動模塊等部分組成,控制系統(tǒng)的框圖如圖1所示
  • 關鍵字: AT89S52  CPLD  

16個信號源設計匯總,包括無線電、DDS等

  •   信號發(fā)生器是一種能提供各種頻率、波形和輸出電平電信號的設備。在測量各種電信系統(tǒng)或電信設備的振幅特性、頻率特性、傳輸特性及其它電參數(shù)時,以及測量元器件的特性與參數(shù)時,用作測試的信號源或激勵源。   無線電導航數(shù)字信號源的系統(tǒng)設計,完整參考方案   本無線電導航數(shù)字信號源總體設計思想采用直接數(shù)字頻率合成器(DDS)技術,設計精確的時鐘參考源精度、頻率和相位累加器字長和正弦波函數(shù)表,實現(xiàn)研制技術要求的輸出頻率變化范圍、頻率變化步長和頻率精度的調制正弦信號形式。   基于DDFS的程控音頻儀器測試信號源
  • 關鍵字: 無線電  FPGA  

基于FPGA的高精度信號源的設計

  •   引言   近年來電子信息技術飛速發(fā)展,使得各領域對信號源的要求不斷提高,不但要求其頻率穩(wěn)定度和準確度高,頻率改變方便,而且還要求可以產(chǎn)生任意波形,輸出不同幅度的信號等。DDFS技術是自上世紀70年代出現(xiàn)的一種新型的直接頻率合成技術。DDFS技術是在信號的采樣定理的基礎上提出來的,從“相位”的概念出發(fā),進行頻率合成,不但可利用晶體振蕩的高頻率穩(wěn)定度、高準確度,且頻率改變方便,轉換速度快,便于產(chǎn)生任意波形等,因此,DDFS技術是目前高精密度信號源的核心技術。   1 DDFS技
  • 關鍵字: FPGA  DDFS  

基于DDS跳頻信號源的設計與實現(xiàn)

  •   0 引言   跳頻通信具有較強的抗干擾、抗多徑衰落、抗截獲等能力,已廣泛應用于軍事、交通、商業(yè)等各個領域。頻率合成器是跳頻系統(tǒng)的心臟,直接影響到跳頻信號的穩(wěn)定性和產(chǎn)生頻率的準確度。目前頻率合成主要有三種方法:直接模擬合成法、鎖相環(huán)合成法和直接數(shù)字合成法(DDS)。直接模擬合成法利用倍頻(乘法)、分頻(除法)、混頻(加法與減法)及濾波,從單一或幾個參考頻率中產(chǎn)生多個所需的頻率。該方法頻率轉換時間快(小于100ns),但是體積大、功耗高,目前已基本不用。鎖相環(huán)合成法通過鎖相環(huán)完成頻率的加、減、乘、除運算
  • 關鍵字: DDS  FPGA  

小梅哥和你一起深入學習FPGA之數(shù)碼管動態(tài)掃描(下)

  •        測試平臺設計   本實驗主要對數(shù)碼管驅動引腳的狀態(tài)與預期進行比較和分析,通過仿真,驗證設計的正確性和合理性。數(shù)碼管驅動模塊的testbench如下所示:   `timescale 1ns/1ns   module DIG_LED_DRIVE_tb;   reg [23:0]data;   reg clk;   reg rst_n;   wire [7:0]seg;   wire [2:0]sel;   DIG_LED_DRIVE DIG_LED_DRIVE
  • 關鍵字: FPGA  動態(tài)掃描  

千兆采樣ADC確保直接RF變頻

  •   隨著模數(shù)轉換器(ADC)的設計與架構繼續(xù)采用尺寸更小的過程節(jié)點,一種新的千兆赫ADC產(chǎn)品應運而生。能以千兆赫速率或更高速率進行直接RF采樣且不產(chǎn)生交織偽像的ADC為通信系統(tǒng)、儀器儀表和雷達應用的直接RF數(shù)字化帶來了全新的系統(tǒng)解決方案。   最先進的寬帶ADC技術可以實現(xiàn)直接RF采樣。就在不久前,唯一可運行在GSPS (Gsample/s)下的單芯片ADC架構是分辨率為6位或8位的Flash轉換器。這些器件能耗極高,且通常無法提供超過7位的有效位數(shù)(ENOB),這是由于Flash架構的幾何尺寸與功耗限
  • 關鍵字: ADC  RF  轉換器  LVDS  FPGA  

選擇合適的轉換器:JESD204B與LVDS對比

  •   1 為不同應用提供不同選擇   對于數(shù)據(jù)轉換器的高速串行傳輸,不同的應用有不同的選擇。十多年來,數(shù)據(jù)轉換器制造商一直選擇LVDS作為主要差分信號技術。盡管有些LVDS應用可使用更高的數(shù)據(jù)速率,但目前該市場上的轉換器廠商可提供的最大LVDS數(shù)據(jù)速率仍然為0.8至1 Gbps。LVDS技術一直難以滿足轉換器的帶寬要求。LVDS受TIA/EIA 644A規(guī)范控制,這是一項LVDS核心制造商的行業(yè)標準。該規(guī)范可作為設計人員的最佳實踐指南,提高不同廠商的LVDS發(fā)送器及接收器兼容性。同樣,沒有完全遵守LVDS
  • 關鍵字: JESD204B  LVDS  轉換器  FPGA  PHY  
共6991條 131/467 |‹ « 129 130 131 132 133 134 135 136 137 138 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473