cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
一種基于HD-SDI技術(shù)的高清圖像處理系統(tǒng)設(shè)計(jì)
- 摘要:隨著圖像處理技術(shù)及傳感器技術(shù)的不斷發(fā)展,高清數(shù)字圖像取代模擬圖像成為一種趨勢。設(shè)計(jì)了一種基于HD-SDI技術(shù)的高清圖像處理系統(tǒng),可通過FPGA+DSP架構(gòu)對(duì)1080P全高清圖像進(jìn)行采集和字符疊加,并實(shí)時(shí)進(jìn)行目標(biāo)提取和偏差量計(jì)算。疊加視頻可通過DVI數(shù)字接口或模擬接口實(shí)時(shí)顯示。利用圖像高分辨率特性,系統(tǒng)可實(shí)現(xiàn)運(yùn)動(dòng)目標(biāo)精確跟蹤。 引言 隨著數(shù)字視頻的迅速發(fā)展,高清數(shù)字圖像代替模擬圖像成為必然趨勢。光電系統(tǒng)采用全高清圖像技術(shù),不僅能大大提高顯示效果,而且能顯著提高系統(tǒng)的跟蹤精度。因此,高清
- 關(guān)鍵字: HD-SDI DSP FPGA
基于FPGA的高速訪問USB設(shè)備設(shè)計(jì)
- 摘要:針對(duì)FPGA訪問USB設(shè)備存在傳輸速率低、資源消耗大、開發(fā)復(fù)雜的缺點(diǎn),提出了一種將ARM處理器與FPGA相結(jié)合實(shí)現(xiàn)高速訪問USB設(shè)備的方案。該方案利用ARM處理器的USB Host讀取USB設(shè)備數(shù)據(jù)井緩存于高速內(nèi)存,采用乒乓機(jī)制通過SRAM接口將數(shù)據(jù)傳給FPGA。經(jīng)測試,數(shù)據(jù)傳輸速率可以達(dá)到48 Mbps。該方案具有開發(fā)難度小,資源占用率低和傳輸速率高的特點(diǎn),適合于FPGA高速讀取大量外部數(shù)據(jù)。 引言 目前FPGA通過USB接口獲取USB設(shè)備中數(shù)據(jù)的方案大致分為兩大類,一類為在FPG
- 關(guān)鍵字: FPGA USB CH376
萊迪斯和賽普拉斯聯(lián)手推出新開發(fā)套件簡化USB 3.0視頻橋接器的設(shè)計(jì)
- 萊迪斯半導(dǎo)體公司和賽普拉斯半導(dǎo)體公司日前宣布,在Intel開發(fā)者大會(huì)(IDF)上推出一款具有完整參考設(shè)計(jì)的低成本開發(fā)套件,用于USB 3.0視頻橋接器的開發(fā)。全新萊迪斯USB 3.0視頻橋接器開發(fā)套件簡化了USB 3.0音頻和高清視頻的集成,可用于諸多應(yīng)用領(lǐng)域。該套件采用了萊迪斯的ECP3™ FPGA系列和賽普拉斯的EZ-USB® FX3™ USB 3.0外設(shè)控制器。 USB 3.0的5 Gbps帶寬可順利傳輸高清視頻,而無需會(huì)降低圖像質(zhì)量的壓縮過程。萊迪斯USB
- 關(guān)鍵字: 萊迪斯 USB 3.0 FPGA
Pico示波器在故障診斷中的應(yīng)用
- 當(dāng)今,工程師面臨著越來越嚴(yán)苛和復(fù)雜的測試任務(wù)。有時(shí)候設(shè)備在實(shí)驗(yàn)中能夠正常工作,但是在實(shí)際現(xiàn)場應(yīng)用時(shí),就會(huì)出現(xiàn)這樣那樣的問題,從而導(dǎo)致設(shè)備無法正常運(yùn)行。一旦出現(xiàn)問題,一方面會(huì)引起客戶的不滿,一方面可能會(huì)造成生產(chǎn)損失,昂貴的維修費(fèi)用,甚至帶來安全隱患。每當(dāng)這個(gè)時(shí)候,客戶總是希望現(xiàn)場應(yīng)用工程師能夠快速準(zhǔn)確的進(jìn)行故障定位并維修以便于他們恢復(fù)生產(chǎn),這就給故障診斷工程師帶來了巨大的挑戰(zhàn)。 現(xiàn)場診斷時(shí),工程師往往需要隨身攜帶一套小巧輕便、但功能強(qiáng)大的分析工具,捕捉波形異常,例如 定時(shí)錯(cuò)誤、串?dāng)_、瞬態(tài)、電源質(zhì)量
- 關(guān)鍵字: 示波器 PicoScope FPGA
Digilent Nexys3 FPGA開發(fā)板評(píng)測(一)
- FPGA即現(xiàn)場可編程門陣列,屬于可編程邏輯器件的一種。隨著工藝的進(jìn)步和EDA設(shè)計(jì)工具的不斷發(fā)展,F(xiàn)PGA已經(jīng)成為實(shí)現(xiàn)數(shù)字系統(tǒng)的主流平臺(tái)之一。FPGA的集成度越來越高,功耗和成本卻在降低,所以其應(yīng)用領(lǐng)域也越來越廣。對(duì)于硬件工程師來說,器件的選型和資源評(píng)估變得更重要?! ‘?dāng)我們要選擇FPGA開發(fā)板的時(shí)候,首先要問的問題是我們能得到什么以及我們準(zhǔn)備用它來做什么?對(duì)于初學(xué)者來說FPGA是令人生畏的,不過如果有一個(gè)好的開發(fā)板能達(dá)到事半功倍的效果,會(huì)發(fā)現(xiàn)入門并不困難。接下來我們來看看Digilent公司推出的Ne
- 關(guān)鍵字: FPGA Nexys3 Xilinx Spartan6
Digilent Nexys3 FPGA開發(fā)板評(píng)測(二)
- 測試過程 到現(xiàn)在已經(jīng)對(duì)Nexys3的硬件配置有了初步的了解。Nexys3的使用非常方便,平臺(tái)的搭建非常簡單,一根USB-micro下載線能搞定一切,不用額外的穩(wěn)壓電源或者變壓器供電,對(duì)工程師來說真是個(gè)福音,不用在辦公室和實(shí)驗(yàn)室來回奔波了。直接在辦公桌上就可以設(shè)計(jì),下載程序。而且攜帶也很方便,只要有臺(tái)筆記本到那里都能開始工作?! ?.上電前準(zhǔn)備 為了監(jiān)測一些通用的接口,我們還是要準(zhǔn)備一根USB-micro線用于與PC串口通信,一臺(tái)VGA監(jiān)視用的顯示器,一個(gè)USB口的鼠標(biāo)或鍵盤。有了這些基本可以監(jiān)測N
- 關(guān)鍵字: adept Nexys3 FPGA
FPGA的圖像處理技術(shù),你知道多少?
- 最近一段時(shí)間一直在研究基于FPGA的圖像處理,乘著這個(gè)機(jī)會(huì)和大家交流一下,自己也順便總結(jié)一下。主要是為了大家對(duì)用FPGA做圖像處理有個(gè)感性的認(rèn)識(shí),如果真要研究的話就得更加深入學(xué)習(xí)了。本人水平有限,如有錯(cuò)誤,歡迎大家批評(píng)指正。 基于軟件的圖像處理方法存在著一些局限性,尤其是計(jì)算速度和算法效率方面。所以大家很自然的就想到了FPGA作為嵌入式圖像應(yīng)用的平臺(tái)。許多圖像處理本身就是并行計(jì)算的,并且FPGA的編程硬件,本質(zhì)上也是并行的。但是利用FPGA硬件進(jìn)行圖像處理存在很多的困難,需要學(xué)到很多的技巧。下面
- 關(guān)鍵字: FPGA 圖像處理 算法
基于CPLD的串并轉(zhuǎn)換和高速USB通信設(shè)計(jì)
- 摘要:CPLD可編程技術(shù)具有功能集成度高、設(shè)計(jì)靈活、開發(fā)周期短、成本低等特點(diǎn)。介紹基于ATMEL 公司的CPLD芯片ATF1508AS設(shè)計(jì)的串并轉(zhuǎn)換和高速USB及其在高速高精度數(shù)據(jù)采集系統(tǒng)中的應(yīng)用。 關(guān)鍵詞:CPLD 串并轉(zhuǎn)換 USB 可編程邏輯器件(PLD)是20世紀(jì)70年代在ASIC設(shè)計(jì)的基礎(chǔ)上發(fā)展起來的一種劃時(shí)代的新型邏輯器件。自PLD器件問世以來,制造工藝上采用TTL、CMOS、ECL及靜態(tài)RAM技術(shù),器件類型有PROM、EPROM、 E2PROM、FPLA、PAL、GAL、PML
- 關(guān)鍵字: ATMEL CPLD USB
一種基于FPGA的SOC設(shè)計(jì)方案
- 為減少在印制電路板(PCB)設(shè)計(jì)中的面積開銷,介紹一種Flash結(jié)構(gòu)的現(xiàn) 場可編程門陣列(FPGA)器件,進(jìn)而介紹采用該器件搭建基于先進(jìn)精簡指令集機(jī)器(ARM)的片上系統(tǒng)(SOC)電路的設(shè)計(jì)方法,該方法按照高級(jí)微控制器總線架構(gòu)(AMBA),設(shè)計(jì)ARM7處理器微系統(tǒng)及其外設(shè)電路,通過用搭建的系統(tǒng)對(duì)片外存儲(chǔ)器進(jìn)行擦寫,以及通過編寫軟硬件代碼定制符合ARM7外圍低速總線協(xié)議的用戶邏輯外設(shè),驗(yàn)證了系統(tǒng)的準(zhǔn)確性,該系統(tǒng)可用于驗(yàn)證SOC設(shè)計(jì)系統(tǒng)。 近年來,SOC技術(shù)得到了快速的發(fā)展,逐漸 成為微電子行業(yè)的主
- 關(guān)鍵字: Actel FPGA SOC
基于CPLD的OMA-L137與ADS1178數(shù)據(jù)通信設(shè)計(jì)方案
- 引 言 串行外圍設(shè)備接口(Serial Peripheral InteRFace,SPI)總線技術(shù)是Motorola公司推出的一種高速同步串行輸入/輸出接口,近年來廣泛應(yīng)用于外部移位寄存器、D/A轉(zhuǎn)換器、 A/D轉(zhuǎn)換器、串行EEPROM、LED顯示器等外部設(shè)備的拓展。SPI總線是一種三線同步總線(CLK、SI-MO、SOMI),可以共享,便于組成帶多個(gè)SPI接口的控制系統(tǒng)。其傳輸速率可編程,連接線少,具有良好的拓展性。 ADS1178是一款典型的具有SPI接口的A/D轉(zhuǎn)換器,它可以方便地與
- 關(guān)鍵字: CPLD OMA-L137 ADS1178
一種基于FPGA的UART接口開發(fā)方案
- 由于FPGA的功能日益強(qiáng)大,開發(fā)周期短、可重復(fù)編程等優(yōu)點(diǎn)也越來越明顯,可以在FPGA芯片上集成UART功能模塊,從而簡化電路,縮小PCB面積,提高系統(tǒng)可靠性。此外,F(xiàn)PGA的設(shè)計(jì)具有很高的靈活性,可以方便地進(jìn)行升級(jí)和移植。 設(shè)計(jì)背景 通用異步收發(fā)器(Universal Asynchronous Receiver/Transmitter,UART)可以和各種標(biāo)準(zhǔn)串行接口,如RS 232和RS 485等進(jìn)行全雙工異步通信,具有傳輸距離遠(yuǎn)、成本低、可靠性高等優(yōu)點(diǎn)。一般UART由專用芯片如8250
- 關(guān)鍵字: FPGA UART RS-232
一種基于FPGA的振動(dòng)信號(hào)采集處理系統(tǒng)
- 摘要:在振動(dòng)信號(hào)采集和處理系統(tǒng)設(shè)計(jì)中,信號(hào)的處理時(shí)間與可靠性決定著系統(tǒng)應(yīng)用的可行性。本文設(shè)計(jì)了一種基于FPGA的振動(dòng)信號(hào)采集處理系統(tǒng),該系統(tǒng)通過振動(dòng)信號(hào)采集電路、抗混疊濾波電路、AD采樣電路將電荷信號(hào)轉(zhuǎn)化為數(shù)字信號(hào)送入FPGA,在FPGA處理設(shè)計(jì)中利用數(shù)據(jù)流控制方法并行實(shí)現(xiàn)了信號(hào)的采樣和處理,并在數(shù)據(jù)存儲(chǔ)和訪問過程中采用時(shí)鐘時(shí)標(biāo)方法判斷信號(hào)采樣過程中的數(shù)據(jù)丟失情況,有效提高了振動(dòng)信號(hào)處理的實(shí)時(shí)性及可靠性。本設(shè)計(jì)在真實(shí)環(huán)境中進(jìn)行了驗(yàn)證,系統(tǒng)運(yùn)行穩(wěn)定可靠,滿足各項(xiàng)技術(shù)應(yīng)用要求。 振動(dòng)現(xiàn)象是機(jī)械設(shè)備運(yùn)
- 關(guān)鍵字: FPGA 傳感器 DSP
一種基于CPLD實(shí)現(xiàn)QPSK調(diào)制電路設(shè)計(jì)
- QPSK是數(shù)字通信系統(tǒng)中一種常用的多進(jìn)制調(diào)制方式。其調(diào)制的基本原理:對(duì)輸入的二進(jìn)制序列按每兩位碼元分為一組,用載波的四種相位表征它們。實(shí)際上QPSK信號(hào)是兩路正交雙邊帶信號(hào)?,F(xiàn)在人們對(duì)通信的要求越來越高,高速率、大容量、以及多業(yè)務(wù),這些對(duì)有限的頻譜資源構(gòu)成了大的挑戰(zhàn)。因此,對(duì)相移鍵控的研究具有重要意義,因?yàn)樾诺罈l件的限制,大多數(shù)數(shù)字通信系統(tǒng)采用了對(duì)幅度波動(dòng)不敏感的頻移鍵控、相移鍵控和相應(yīng)的派生調(diào)制方式。 基于以上QPSK調(diào)制,本設(shè)計(jì)基于CPLD采用相位選擇法來實(shí)現(xiàn)調(diào)制。 1。 QPSK調(diào)制
- 關(guān)鍵字: CPLD QPSK 調(diào)制
Maxim Integrated成為下一代Xilinx? UltraScale? FPGA電源方案主要供應(yīng)商
- Maxim Integrated Products, Inc. 宣布成為Xilinx UltraScale FPGA電源方案的主要供應(yīng)商,Maxim為三款Xilinx FPGA參考設(shè)計(jì)提供電源管理方案。X-Fest 2014展會(huì)期間,系統(tǒng)設(shè)計(jì)人員可通過Xilinx Kintex UltraScale FPGA KCU105評(píng)估板對(duì)Maxim方案進(jìn)行評(píng)估。 此次合作中,Maxim采用了十分靈活的InTune™數(shù)字電源產(chǎn)品,并首次將高密度、高效率的Volterra技術(shù)應(yīng)用到FPGA開發(fā)板
- 關(guān)鍵字: Maxim Integrated Xilinx FPGA
Maxim Integrated高精度、高速數(shù)據(jù)采集系統(tǒng)提供經(jīng)過驗(yàn)證的FPGA模擬I/O設(shè)計(jì),有效加速產(chǎn)品上市
- Maxim Integrated Products, Inc. 推出高速、18位數(shù)據(jù)采集系統(tǒng)(DAS)參考設(shè)計(jì)MAXREFDES74#,幫助FPGA工程師加快基于FPGA控制系統(tǒng)的評(píng)估和驗(yàn)證,以及產(chǎn)品的上市進(jìn)程。 如何實(shí)現(xiàn)高精度、高速數(shù)字控制環(huán)路是擺在設(shè)計(jì)人員面前的一個(gè)難題?,F(xiàn)在,MAXREFDES74# DAS能夠?yàn)橐蟾呔?、高速?shù)據(jù)轉(zhuǎn)換的FPGA數(shù)字處理系統(tǒng)提供18位數(shù)據(jù)采集模擬輸入和輸出前端。MAXREFDES74#可直接插入標(biāo)準(zhǔn)FPGA I/O擴(kuò)展口(FMC),參考設(shè)計(jì)包含完備的硬件、
- 關(guān)鍵字: Maxim Integrated FPGA 數(shù)據(jù)采集系統(tǒng)
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473