EEPW首頁(yè) >>
主題列表 >>
cpld/fpga
cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
采用CPLD的片內(nèi)環(huán)形振蕩器的方案設(shè)計(jì)
- 采用CPLD的片內(nèi)環(huán)形振蕩器的方案設(shè)計(jì),本文介紹一種通用的基于CPLD的片內(nèi)振蕩器設(shè)計(jì)方法,它基于環(huán)形振蕩器原理,只占用片上普通邏輯資源(LE),無(wú)需使用專(zhuān)用邏輯資源(如MaxII中的UFM),從而提高了芯片的資源利用率;振蕩頻率可在一定范圍內(nèi)調(diào)整,振蕩輸出
- 關(guān)鍵字: 方案設(shè)計(jì) 振蕩器 內(nèi)環(huán) CPLD 采用
FPGA/CPLD設(shè)計(jì)思想與技巧簡(jiǎn)介
- FPGA/CPLD設(shè)計(jì)思想與技巧簡(jiǎn)介,本文討論的四種常用FPGA/CPLD設(shè)計(jì)思想與技巧:乒乓操作、串并轉(zhuǎn)換、流水線操作、數(shù)據(jù)接口同步化,都是FPGA/CPLD邏輯設(shè)計(jì)的內(nèi)在規(guī)律的體現(xiàn),合理地采用這些設(shè)計(jì)思想能在FPGA/CPLD設(shè)計(jì)工作中取得事半功倍的效果?!
- 關(guān)鍵字: 簡(jiǎn)介 技巧 設(shè)計(jì)思想 FPGA/CPLD
基于FPGA的雙模前置小數(shù)分頻器的設(shè)計(jì)簡(jiǎn)介
- 基于FPGA的雙模前置小數(shù)分頻器的設(shè)計(jì)簡(jiǎn)介, 頻率合成技術(shù)是現(xiàn)代通訊系統(tǒng)的重要組成部分,他將一個(gè)高穩(wěn)定和高準(zhǔn)確度的基準(zhǔn)頻率,經(jīng)過(guò)四則運(yùn)算,產(chǎn)生同樣穩(wěn)定度和基準(zhǔn)度的頻率。分頻器是集成電路中最基礎(chǔ)也是最常用的電路。整數(shù)分頻器的實(shí)現(xiàn)比較簡(jiǎn)單,可采用標(biāo)準(zhǔn)
- 關(guān)鍵字: 設(shè)計(jì) 簡(jiǎn)介 小數(shù)分 前置 FPGA 雙模 基于
一種基于Flash型FPGA的高可靠系統(tǒng)設(shè)計(jì)
- 摘要:本文以星載測(cè)控系統(tǒng)為背景,提出了一種基于 Actel Flash FPGA的高可靠設(shè)計(jì)方案。采用不易發(fā)生單粒子翻轉(zhuǎn)的 flash FPGA芯片,結(jié)合 FPGA內(nèi)部的改進(jìn)型三模冗余、分區(qū)設(shè)計(jì)和降級(jí)重構(gòu),實(shí)現(xiàn)了高實(shí)時(shí)、高可靠的系統(tǒng)。
- 關(guān)鍵字: Flash FPGA 系統(tǒng)設(shè)計(jì)
基于FPGA的大屏幕LED點(diǎn)陣顯示系統(tǒng)設(shè)計(jì)
- 摘要:本文用FPGA 設(shè)計(jì) LED顯示屏接收控制系統(tǒng),著重研究系統(tǒng)硬件設(shè)計(jì)方案,進(jìn)一步解決了 LED大屏幕數(shù)據(jù)的灰度控制、外擴(kuò)存儲(chǔ)器的性能要求及實(shí)現(xiàn)方式。用 QuartusII 軟件開(kāi)發(fā)各個(gè)模塊, QuartusII 軟件提供的人性化的
- 關(guān)鍵字: FPGA LED 大屏幕 點(diǎn)陣顯示
基于FPGA的單片機(jī)外圍接口電路設(shè)計(jì)
- 摘要:利用現(xiàn)場(chǎng)可編程門(mén)陣列 FPGA實(shí)現(xiàn)單片機(jī)的外設(shè)接口電路可以簡(jiǎn)化單片機(jī)系統(tǒng)的硬件電路,提高系統(tǒng)的集成度、可靠性和系統(tǒng)設(shè)計(jì)的靈活性。本文介紹了基于 FPGA的單片機(jī)外設(shè)接口電路的基本設(shè)計(jì)方法,分別給出了各個(gè)功
- 關(guān)鍵字: FPGA 單片機(jī) 外圍接口 電路設(shè)計(jì)
一種基于CPLD的16位VFC式AD轉(zhuǎn)換器設(shè)計(jì)
- 隨著科技的飛速發(fā)展、高分辨率的數(shù)模混合電路的應(yīng)用不斷深入,電路設(shè)計(jì)日趨復(fù)雜,精度越來(lái)越高,所以高精度AD轉(zhuǎn)換電路的設(shè)計(jì)就成了儀器儀表及各種測(cè)量控制系統(tǒng)的難點(diǎn)。本系統(tǒng)來(lái)源于儀器儀表的溫控系統(tǒng)設(shè)計(jì),采用高精
- 關(guān)鍵字: CPLD VFC AD轉(zhuǎn)換器
cpld/fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473