首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> cpld/fpga

基于FPGA的DDC設(shè)計(jì)及仿真

  • 摘要:在軟件無線電數(shù)字接收機(jī)中,從AD前端采集過來的數(shù)字信號(hào)頻率高達(dá)72 MHz,如此高的頻率使得后端DSP不能直接完成相關(guān)的數(shù)字信號(hào)處理任務(wù)。因此合理的設(shè)計(jì)基于FPGA的DDC,以降低數(shù)字信號(hào)頻率,方便后端DSP實(shí)時(shí)完成
  • 關(guān)鍵字: FPGA  DDC  仿真    

基于FPGA部分動(dòng)態(tài)可重構(gòu)的信號(hào)解調(diào)系統(tǒng)的實(shí)現(xiàn)

  • 摘要:針對(duì)調(diào)制樣式在不同環(huán)境下的變化,采用了FPGA部分動(dòng)態(tài)可重構(gòu)的新方法,通過對(duì)不同調(diào)制樣式信號(hào)的解調(diào)模塊的動(dòng)態(tài)加載,來實(shí)現(xiàn)了不同環(huán)境下針對(duì)不同調(diào)制樣式的解調(diào)這種方式比傳統(tǒng)的設(shè)計(jì)方式具有更高的靈活性、可
  • 關(guān)鍵字: FPGA  部分動(dòng)態(tài)可重構(gòu)  信號(hào)解調(diào)系統(tǒng)    

MP3數(shù)字播放機(jī)系統(tǒng)的FPGA設(shè)計(jì)介紹

  • MP3數(shù)字播放機(jī)系統(tǒng)的FPGA設(shè)計(jì)介紹,1 引 言

    MPEG(活動(dòng)影像專業(yè)人員組織)是為數(shù)字音頻確定單一編碼和解碼(壓縮/解壓縮)方法于1988年建立的。1992年,國際標(biāo)準(zhǔn)組織(ISO)和國際電工委員會(huì)(IEC)為音頻和視頻編碼建立了MPEG1(ISO/IEC11172)標(biāo)準(zhǔn)
  • 關(guān)鍵字: 設(shè)計(jì)  介紹  FPGA  系統(tǒng)  數(shù)字  播放機(jī)  MP3  

FPGA時(shí)序收斂分析

  • FPGA時(shí)序收斂分析,您編寫的代碼是不是雖然在仿真器中表現(xiàn)正常,但是在現(xiàn)場(chǎng)卻斷斷續(xù)續(xù)出錯(cuò)?要不然就是有可能在您使用更高版本的工具鏈進(jìn)行編譯時(shí),它開始出錯(cuò)。您檢查自己的測(cè)試平臺(tái),并確認(rèn)測(cè)試已經(jīng)做到 100% 的完全覆蓋,而且所有測(cè)試
  • 關(guān)鍵字: 分析  收斂  時(shí)序  FPGA  

基于VHDL和FPGA的多種分頻實(shí)現(xiàn)方法介紹

  • 基于VHDL和FPGA的多種分頻實(shí)現(xiàn)方法介紹,分頻器是數(shù)字系統(tǒng)設(shè)計(jì)中的基本電路,根據(jù)不同設(shè)計(jì)的需要,我們會(huì)遇到偶數(shù)分頻、奇數(shù)分頻、半整數(shù)分頻等,有時(shí)要求等占空比,有時(shí)要求非等占空比。在同一個(gè)設(shè)計(jì)中有時(shí)要求多種形式的分頻。通常由計(jì)數(shù)器或計(jì)數(shù)器的級(jí)聯(lián)
  • 關(guān)鍵字: 方法  介紹  實(shí)現(xiàn)  多種  VHDL  FPGA  基于  

基于FPGA的雙模式光伏電池測(cè)試儀

  • 摘要:為了解決傳統(tǒng)的光伏測(cè)試儀功能單一,只能夠測(cè)量光伏電池基本參數(shù)的問題,采用了增加采樣信道,由FPGA控制采樣模式的方法,設(shè)計(jì)完成了一款雙模式的光伏電池測(cè)試儀。在完成光伏電池I-V曲線等參數(shù)測(cè)量的同時(shí)可以實(shí)
  • 關(guān)鍵字: FPGA  雙模式  光伏電池  測(cè)試儀    

基于Verilog HDL語言的CAN總線控制器設(shè)計(jì)及驗(yàn)證

  • 摘要:在此利用VerilogHDL設(shè)計(jì)了一款CAN總線控制器,首先根據(jù)協(xié)議把整個(gè)CAN總線控制器劃分為接口邏輯管理、寄...
  • 關(guān)鍵字: CAN總線  控制器  FPGA  Verilog  HDL  

使用賽靈思 FPGA加速包處理

  • 隨著 10Gb 以太網(wǎng)發(fā)展趨于成熟,且業(yè)界甚至已開始期待 40GbE 和 100GbE 以太網(wǎng)的出現(xiàn),新一代網(wǎng)絡(luò)基礎(chǔ)架構(gòu)方興未艾。融合型網(wǎng)絡(luò)在流量處理方面向可擴(kuò)展開放式平臺(tái)提出了全新的挑戰(zhàn)。新一代融合型基礎(chǔ)設(shè)施底板通常由高
  • 關(guān)鍵字: FPGA  賽靈思    

京微雅格:FPGA產(chǎn)業(yè)中的潛力新秀

  • 提起FPGA,我們首先想到的是美國的三大公司,在這個(gè)領(lǐng)域,除了美國之外,全球其他國家基本沒有話語權(quán)。但是從今以后,有一家代表中國FPGA產(chǎn)業(yè)的公司要這個(gè)舞臺(tái)上一展舞姿,請(qǐng)記住她的名字:京微雅格(Capital Microelectronics)。京微雅格公司CEO劉明博士比喻京微雅格在FPGA產(chǎn)業(yè)中的位置:我們已經(jīng)加入到這個(gè)俱樂部,成為其中的一員。
  • 關(guān)鍵字: 京微雅格  FPGA  

以FPGA為基礎(chǔ)的多模無線基站

  • 以FPGA為基礎(chǔ)的多模無線基站,FPGA 類高性能可編程邏輯器件,正是多模無線基站的最佳構(gòu)建平臺(tái)之一。Xilinx率先發(fā)布和量產(chǎn)的65nm平臺(tái)FPGA,則以大量先進(jìn)技術(shù)和全新的設(shè)計(jì)有效增加了系統(tǒng)產(chǎn)品的生命周期并滿足了3G、LTE、IMT-Advanced等移動(dòng)通信標(biāo)準(zhǔn)
  • 關(guān)鍵字: 基站  無線  多模  為基礎(chǔ)  FPGA  

基于FPGA的H.264 DCT算法的硬件實(shí)現(xiàn)

  • 摘要:二維離散余弦(DCT)在H.264視頻編碼中承擔(dān)者信號(hào)從時(shí)域到頻域變換的作用。在現(xiàn)場(chǎng)可編程邏輯門陣列(FPGA)上設(shè)計(jì)了高效的采用流水線結(jié)構(gòu)的H.264 DCT硬件電路。首先,把二維4times;4 DCT變換轉(zhuǎn)換成二次一維DCT變
  • 關(guān)鍵字: FPGA  264  DCT  算法    

基于CPLD的PLC背板總線協(xié)議接口芯片的設(shè)計(jì)

  • 設(shè)計(jì)了一組基于CPLD的PLC背板總線協(xié)議接口芯片,協(xié)議芯片可以區(qū)分PLC的背板總線的周期性數(shù)據(jù)和非周期性數(shù)據(jù)。詳細(xì)介紹了通過Verilog HDL語言設(shè)計(jì)狀態(tài)機(jī)、協(xié)議幀控制器、FIFO控制器的過程,25MHz下背板總線工作穩(wěn)定的
  • 關(guān)鍵字: CPLD  PLC  背板  總線協(xié)議    

線路的尖峰毛刺造成FPGA工作不正常

  • 使用EP2C35 FPGA 設(shè)計(jì)了多個(gè)串口工作,出現(xiàn)了幾個(gè)問題. 第一次, 由于內(nèi)核電源1.2V 供電不是完整平面,而是帶狀線供電,EP2C35 在代碼容量大的情況下,而且輸入FPGA 信號(hào)變換頻繁, 造成整個(gè)EP2C35 所有的D觸發(fā)器停止翻轉(zhuǎn).
  • 關(guān)鍵字: FPGA  線路  尖峰  毛刺    

FPGA中inout端口使用方法總結(jié)

  • INOUT引腳:1.FPGA IO在做輸入時(shí),可以用作高阻態(tài),這就是所說的高阻輸入;2.FPGA IO在做輸出時(shí),則可以直接用來輸入輸出。芯片外部引腳很多都使用inout類型的,為的是節(jié)省管腿。就是一個(gè)端口同時(shí)做輸入和輸出。 ino
  • 關(guān)鍵字: inout  FPGA  端口  方法    

從StratixIII及CycloneIV開發(fā)板談FPGA配置(2)

  • 上文中說到了CycloneIV中的幾種配置方式,JTAG或者AS模式配置EPCS64,其中我個(gè)人比較傾向于將上文提到的統(tǒng)稱為串行配置模式,而EPCS系列的配置芯片都是屬于串行配置芯片。而在本文中講到StratixIII的配置所使用的是F
  • 關(guān)鍵字: StratixIII  CycloneIV  FPGA  開發(fā)板    
共6991條 228/467 |‹ « 226 227 228 229 230 231 232 233 234 235 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473